
ADCMP563/ADCMP564
引脚配置和功能描述
GND
1
QA
1
QA
2
GND
3
LEA
4
LEA
5
V
EE 6
-INA
7
INA +
8
16
QB
15
QB
14
GND
20
19
18
GND
QB
QB
GND
LEB
LEB
V
CC
-INB
04650-0-012
QA
2
QA
3
GND
4
LEA
5
LEA
6
V
EE 7
-INA
8
04650-0-002
ADCMP564
顶视图
(不按比例)
17
16
15
14
13
12
11
ADCMP563
顶视图
(不按比例)
13
LEB
12
LEB
11
V
CC
10
-INB
9
+ INB
INA +
9
HYSA
10
+ INB
HYSB
图4. ADCMP563采用16引脚QSOP引脚配置
图5. ADCMP564 20引脚QSOP封装引脚配置
表3.引脚功能描述
PIN号
ADCMP563 ADCMP564
1
1
2
助记符
GND
QA
功能
模拟地。
其中一个通道A. QA两个互补的输出为逻辑高电平,如果在模拟电压
同相输入端大于在反相输入端的模拟电压(假设
比较在比较模式) 。更多信息请参见LEA引脚描述。
其中一个通道A. QA两个互补的输出为逻辑低电平,如果在模拟电压
同相输入端大于在反相输入端的模拟电压(假设
比较在比较模式) 。更多信息请参见LEA引脚描述。
模拟地。
其中两个互补输入通道A锁存使能。在比较模式(逻辑高电平) ,
输出跟踪比较器的输入变化。在锁存模式(逻辑低电平) ,输出
反映了被放置在锁存模式中,输入的状态之前,为了在比较器。 LEA必须
驱动与LEA一起。如果悬空,比较器的默认值进行比较
模式。
其中两个互补输入通道A锁存使能。在比较模式(逻辑低电平) ,
输出跟踪比较器的输入变化。在锁存模式(逻辑高电平)时,
输出反映被放置在锁存模式中,输入的状态之前,为了在比较器。 LEA
必须驱动与LEA一起。如果悬空,比较器默认
比较模式。
负电源端。
反相差分输入级的模拟输入通道A的反相A输入必须
被驱动在结合相A输入。
同相的差分输入级的模拟输入通道A的同相一
输入必须被驱动结合的反相A输入端。
可编程迟滞的输入。
可编程迟滞的输入。
差分输入级通道B的同相B的同相模拟输入
输入必须被驱动与所述反相B输入端一起使用。
反相差分输入级通道B的反相B输入的模拟输入电压必须
被驱动结合的同相B输入端。
正电源端。
其中两个互补输入通道B锁存使能。在比较模式(逻辑低电平) ,
输出跟踪比较器的输入变化。在锁存模式(逻辑高电平)时,
输出反映被放置在锁存模式中,输入的状态之前,为了在比较器。 LEB
必须驱动与LEB一起。如果悬空,比较器默认
比较模式。
2
3
QA
3
4
4
5
GND
LEA
5
6
LEA
6
7
8
7
8
9
10
11
12
13
14
15
V
EE
-INA
INA +
HYSA
HYSB
+ INB
-INB
V
CC
LEB
9
10
11
12
版本A |第16页6