
CS61577
TAOS - 发送全1选择,引脚28 (硬件和扩展的硬件模式)
设置TAOS为逻辑1使连续的1到在确定的频率被发送
由TCLK 。在主机模式,同时选择RLOOP & TAOS实现了工厂测试
模式。
TCODE - 发送编码选择,引脚4 (扩展硬件模式)
设置TCODE低使B8ZS或HDB3在发射器编码器零替代。环境
TCODE高使得AMI发射器。
数据
RDATA - 接收数据 - 引脚7 (扩展硬件模式)
从RTIP和RRING输入恢复的数据是在这个引脚输出,被解码的后
线路编码解码器。 RDATA是NRZ 。 RDATA是稳定和有效在RCLK的下降沿。
RCLK - 恢复时钟,引脚8 。
通过抖动衰减器所产生的接收器恢复的时钟是在此pin.When在输出
损失的信号状态ACLKI (如果存在的话)是通过抖动衰减器输出在RCLK 。如果ACLKI是
不LOS期间存在(RCLK)被强制为晶体振荡器的中心频率..
RPOS , RNEG - 收到积极的数据,接收数据负,引脚6和7 (硬件和主机
模式)
接收器恢复NRZ数字数据是对这些引脚输出。在硬件模式下, RPOS
和RNEG是稳定的和有效的在RCLK的上升沿。在主机模式下, CLKE决定
在时钟边沿其中RPOS和RNEG是稳定的,有效的。见表5。一个正脉冲
(相对于地)上的RTIP引脚接收产生于RPOS一个逻辑1 ,并且一正
在RRING引脚接收到的脉冲产生的RNEG逻辑1 。
RTIP , RRING - 接收提示,接收环,引脚19和20 。
AMI的接收信号输入到这些引脚。一个中心抽头,中心接地, 2 : 1 ,升压
变压器需要这些输入,如在示于图A1
应用
部分。数据
和时钟恢复和RCLK和RPOS / RNEG或RDTA输出。
TCLK - 发送时钟,引脚2 。
The1.544兆赫(或2.048 MHz)的发送时钟输入该引脚上。 TPOS / TNEG或TDATA是
采样TCLK的下降沿。
TDATA - 发送数据,引脚3 (扩展硬件模式)
穿过线路码编码器中,然后在到驱动发射机的NRZ输入数据
该行通过TTIP和TRING 。 TDATA被采样在TCLK的下降沿。
TPOS , TNEG - 发送数据正,负传输数据,针脚3和4 (硬件和
主机模式)
要发送的输入时钟和数据。该信号被驱动到线路通过TTIP和
TRING 。 TPOS和TNEG被采样的TCLK的下降沿。一个TPOS输入导致
正脉冲将被发送,而TNEG输入引起一个负脉冲,以进行传输。
DS155PP2
23