
CD4502BMS
1992年12月
CMOS选通六反相器/缓冲器
引脚
CD4502BMS
顶视图
特点
高压型( 20V额定值)
2个TTL负载输出驱动能力
3态输出
通用输出禁用控制
禁止控制
100 %测试静态电流为20V
5V , 10V和15V参数额定值
1μA的18V在整个封装的最大输入电流
年龄的温度范围;为100nA ,在18V和+25
o
C
噪声余量(在整个封装/温度范围)
- 1V在VDD = 5V
- 2V在VDD = 10V
- 在2.5V VDD = 15V
符合JEDEC的暂行标准的所有要求
13B号, “标准特定网络阳离子的说明
'B'系列CMOS器件“
D3
Q3
D1
1
2
3
16 VDD
15 D6
14 Q6
13 D5
12 INHIBIT
11 Q5
10 D4
9 Q4
3国
4
输出禁用
Q1 5
D2
Q2
VSS
6
7
8
工作原理图
3国4
输出禁用
12
抑制
3
D1
D2
6
应用
3国六反相器,用于连接芯片与数据
巴士
COS / MOS到TTL六角缓冲器
5
7
Q1
Q2
描述
CD4502BMS由六反相器/缓冲器, 3态
输出。逻辑“ 1 ”的输出禁止输入
产生在所有六个输出为高阻抗状态。这
功能允许输出的通用总线连接,从而
简化了系统设计。关于禁止输入逻辑“1 ”
交换机的所有六路输出为逻辑“0”的输出禁止
输入是一个逻辑“0”。该器件能够驱动两个
标准TTL负载,相当于6倍
JEDEC的“B ”系列IOL标准。
该CD4502BMS在这些16引脚外形封装提供:
钎焊密封DIP
熔接密封DIP
陶瓷扁平
H4T
H1F
H6W
D3
1
2
Q3
D4
10
9
Q4
D5
13
11
Q5
D6
15
14
Q6
VDD = 16
VSS = 8
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143 | 1999版权所有 Intersil公司
网络文件编号
3334
7-473