
飞利浦半导体
产品speci fi cation
80C51的8位微控制器系列
4K / 128 OTP / ROM /无ROM ,低电压( 2.7V - 5.5V ) ,
低功耗,高速( 33兆赫)
80C51/87C51/80C31
DC电气特性
T
AMB
= 0 ° C至+ 70°C和-40 ° C至+ 85°C , 33MHz的设备; 5V
±10%;
V
SS
= 0V
符号
V
IL
V
IH
V
IH1
V
OL
V
OL1
V
OH
V
OH1
I
IL
I
TL
I
LI
I
CC
输入低电压
输入高电压(端口0,1, 2,3, EA)的
输入高电压, XTAL1 , RST
输出低电压,端口1 , 2 , 3
8
输出低电压,端口0 , ALE , PSEN
7, 8
输出高电压,端口1 , 2 , 3
3
输出高电压(端口0在外部总线模式) ,
ALE
9
, PSEN
3
逻辑0输入电流,端口1 , 2 , 3
逻辑1到0跳变电流,港口1 , 2 , 3
6
输入漏电流,端口0
电源电流(参见图21) :
主动模式(见注5 )
空闲模式(见注5 )
掉电模式或时钟停止(见图25
为
F条件)
DITI
)
内部复位下拉电阻
引脚电容
10
( EA除外)
V
CC
= 4.5V
I
OL
= 1.6毫安
2
V
CC
= 4.5V
I
OL
= 3.2毫安
2
V
CC
= 4.5V
I
OH
= –30A
V
CC
= 4.5V
I
OH
= -3.2mA
V
IN
= 0.4V
V
IN
= 2.0V
见注4
0.45 & LT ; V
IN
& LT ; V
CC
– 0.3
见注5
V
CC
– 0.7
V
CC
– 0.7
–1
–50
–650
±10
参数
TEST
条件
4.5V < V
CC
& LT ; 5.5V
范围
民
–0.5
0.2V
CC
+0.9
0.7V
CC
典型值
1
单位
最大
0.2V
CC
–0.1
V
CC
+0.5
V
CC
+0.5
0.4
0.4
V
V
V
V
V
V
V
A
A
A
T
AMB
= 0℃至70 ℃的
T
AMB
= -40 ° C至+ 85°C
40
3
50
75
225
15
A
A
k
pF
R
RST
C
IO
注意事项:
1.典型的收视率都不能保证。所列的值是在室温下,5V 。
2.容性负载,端口0和2会引起寄生噪声对V至叠加
OL
ALE和端口号1和3中的噪声是由于
外部总线电容放电到端口0和端口2引脚时,这些引脚进行期间公交运营1到0的转换。在
最坏的情况下(容性负载> 100pF的) ,在ALE引脚上的脉冲噪声可能会超过0.8V 。在这种情况下,可以期望来限定
ALE带施密特触发器,或者使用一个地址锁存器与施密特触发器选通输入。我
OL
可以超过只要这些条件不
单输出比5毫安下沉越来越不超过两个输出超过试验的条件。
3.容性负载,端口0和2可能会导致V
OH
在ALE和PSEN暂时低于该V
CC
-0.7规范时,
地址位稳定。
4.销端口1,2和3的源时,它们被从外部驱动的1到0的跳变电流的过渡电流达到其
最大值当V
IN
大约是2V 。
5.请参阅图22至25的我
CC
测试条件。
主动模式:
I
CC( MAX)的
= 0.9
×
FREQ 。 + 1.1毫安
空闲模式:
I
CC( MAX)的
= 0.18
×
FREQ 。 + 1.0毫安;参见图21 。
6.该值适用于给T
AMB
= 0 ° C至+ 70°C 。对于T
AMB
= -40 ° C至+ 85 ° C,I
TL
= –750A.
7.负载电容端口0 , ALE , PSEN和= 100pF电容,负载电容为所有其它输出= 80pF 。
8.在稳态(非瞬态)的条件下,我
OL
必须从外部限制如下:
15毫安( *注:此为85 ° C规范。 )
我最大
OL
每个端口引脚:
我最大
OL
每8位端口:
26mA
71mA
最大总I
OL
所有输出:
如果我
OL
超过测试条件,V
OL
可能超过相应的规格。不保证引脚吸收电流大于上市
测试条件。
9. ALE的测试,以V
OH1
,除了当ALE为关闭,然后V
OH
是电压特定网络连接的阳离子。
10.管脚电容的特点是,未经测试。销电容小于25PF 。陶瓷封装的管脚电容小于15pF的
(除了EA是25PF ) 。
2000年01月20
22