添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符7型号页 > 首字符7的型号第227页 > 74VHC4046 > 74VHC4046 PDF资料 > 74VHC4046 PDF资料3第12页
74VHC4046
对相位比较器II图5.逻辑图
图6.典型相位比较器II的输出波形
如果VCO的引线的信号,然后当所述前缘
VCO可以看出相位比较器的输出变
低。此排出环路滤波器,直到前缘
该信号在该时间检测到输出三态
本身了。这具有的VCO的减慢到的效果
再次使两个波形重合的上升边缘。
当PLL失锁的VCO将运行的是
慢或高于信号输入快。如果它正在运行慢
鉴相器将看到更多的信号上升沿等
相位比较器的输出将是高的多数
的时间,提高了VCO的频率。相反,如果
VCO的运行比所述输出端的信号更快
检测器将是低的大部分时间与VCO的输出
频率将减小。
如可以看到的,当PLL被锁定的相位的输出
比较器II将几乎总是3态除
少量修正,在波形的前沿。
当检测器是三态的相位脉冲输出是
HIGH 。这个输出可以被用来确定在PLL时
处于锁定状态。
该探测器有几个有趣的特点。过度
整个VCO频率范围内不存在相differ-
比较器的输入和所述信号输入端之间ENCE 。
PLL的锁定范围是相同的捕获
范围内。最小的功率是由于消耗在环路滤波器
锁定检测器的输出是高阻抗。此外,当没有
信号时,探测器将只看到VCO领先
边缘,所以比较器的输出将保持低位迫使
该VCO到f
工作频率。
12
www.fairchildsemi.com

深圳市碧威特网络技术有限公司