
Bt8960
单芯片收发器2B1Q
表1-2。硬件信号降噪音响nitions
( 2/4 )
PIN标签
信号名称
I / O
信道单元接口
RQ[1]/
RDAT
RQ [0] / BCLK
接收季铵化合物1 /
接收数据
接收的Quat 0 /
位时钟
O
1.0系统概述
1.3引脚说明
德网络nition
O
RQ [1] / RDAT和RQ [ 0 ] / BCLK是代表的符号和双峰输出
接收季输出符号的并行信道单元数值位
模式( RQ [1], RQ [0]) ,并且在串行信的串行数据和位时钟输出
NEL单元模式( RDAT , BCLK ) 。这些输出的行为是网络骗子通过可配置
信道单元接口模式寄存器[ CU_interface_modes ; 0×06 ]的标准杆
等位基因主,从动并行,串行大小,比特网络连接RST和串口登录比特网络连接RST
操作。
对于并行工作模式:
RQ [1] =符号位输出
RQ [0] =幅度位输出
两个输出均在上QCLK的上升沿符号速率更新
RBCLK的(主模式)或上升沿/下降沿(可编程) (奴隶
模式)。
对于串行操作模式:
RDAT =串行季数据输出
BCLK =比特率( 2倍码元速率)的时钟输出
RDAT是在在BCLK的上升沿的位速率更新
TQ [1] / TDAT
TQ[0]
传输季铵化合物1 /
传输数据
传输季铵化合物0
I
I
TQ [1] / TDAT和TQ [ 0 ]是代表符号和大小双峰输入
季输入码元的比特并行信道单元发送
模式( TQ [1], TQ [0]) ,并且将串行数据输入串行信道单元的模式
( TDAT ) 。这些投入的解释是网络骗子通过可配置信道单元
接口模式寄存器[ CU_Interface_modes ; 0×06 ]并行主,杆
等位基因的奴隶,串行幅度-比特网络连接RST和串行登录比特网络连接RST操作。
对于并行工作模式:
TQ [ 1 ] =符号位输入
TQ [0] =幅度位输入
两个输入进行采样,就QCLK的下降沿的符号速率( mas-
器模式)或上升沿/下降沿(的TBCLK (从模式可编程) ) 。
对于串行操作模式:
TDAT =季串行数据输入
TQ0 =无关(领带或拉至电源轨)
TDAT是在比特率上的下降取样的( 2倍于码元速率)
BCLK的边缘。
QCLK
TBCLK
季钟
发送Baud-
时钟速度
接收Baud-
时钟速度
O
I
运行在符号率。据德网络网元上的TQ和RQ接口的数据。 QCLK
也可用于帧的发送/接收以串行模式季铵化合物。
用作传输波特率时钟输入。它必须被频率锁定到
QCLK 。该输入仅用于当所述信道单元的接口是并行从动
模式。如果是未使用的,它应该连接到VDD2即DGND 。
功能为接收波特率时钟输入。它必须被频率锁定到
QCLK 。该输入仅用于当所述信道单元的接口是并行从动
模式。如果是未使用的,它应该连接到VDD2即DGND 。
RBCLK
I
N8960DSB
11