位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1115页 > ADSP-BF532SBBC400 > ADSP-BF532SBBC400 PDF资料 > ADSP-BF532SBBC400 PDF资料5第22页

ADSP-BF531/ADSP-BF532/ADSP-BF533
时钟和复位时序
表15
和
图10
描述时钟和复位操作。每
第20页的绝对最大额定值,
组合
CLKIN和时钟倍频器不能选择核心/外围设备
时钟超过133分之600兆赫。
表15.时钟和复位时序
参数
时序要求
t
CKIN
CLKIN周期
t
CKINL
CLKIN低脉冲
1
CLKIN高脉冲
1
t
CKINH
t
WRST
断言复位脉冲宽度低
2
1
2
民
25.0
10.0
10.0
11 t
CKIN
最大
100.0
单位
ns
ns
ns
ns
适用于旁路模式和非旁路模式。
用于上电顺序已完成。上电时,处理器内部锁相环需要不超过2000个CLKIN周期,当复位有效,
假设稳定的电力供给和CLKIN (不包括外部时钟振荡器的启动时间) 。
t
CKIN
CLKIN
t
CKINL
RESET
t
CKINH
t
WRST
图10.时钟和复位时序
第0版|
分页: 56 22 | 2004年3月