
ADSP-BF531/ADSP-BF532/ADSP-BF533
表9.引脚说明(续)
引脚名称
UART端口
RX
TX
实时时钟
RTXI
8
RTXO
JTAG端口
TCK
TDO
TDI
TMS
TRST
9
动车组
时钟
CLKIN
XTAL
模式控制
RESET
NMI
8
BMODE1–0
稳压器
VROUT1–0
耗材
V
DDEXT
V
DDINT
V
DDRTC
GND
1
2
I / O功能
I
O
I
O
I
O
I
I
I
O
I
O
I
I
I
O
P
P
P
G
UART接收
UART发送
RTC晶振输入
RTC晶体输出
JTAG时钟
JTAG串行数据输出
JTAG串行数据
JTAG模式选择
JTAG复位
模拟输出
时钟/晶振输入
晶振输出
RESET
不可屏蔽中断
引导模式带
外部FET驱动器
I / O电源
核心供电
实时时钟供电
外部接地
驱动程序类型
1
C
5
C
5
C
5
请参阅
图26第39页
to
图30在第40页。
SEE
图25
和
图26第39页
3
该引脚应拉高时不使用。
4
SEE
图27
和
图28第39页
5
SEE
图29
和
图30在第40页
6
SEE
图31
和
图32在第40页
7
通过一个4.7K欧姆的电阻,如果通过SPI端口启动该引脚应始终拉高。
8
该引脚应始终拉低时不使用。
9
该引脚应拉低,如果JTAG端口将不被使用。
第0版|
第18页56 | 2004年3月