
工作原理
的ADS931是一个高速采样模拟到数字
转换器,它利用一个流水线结构。全
微分拓扑和数字纠错的保证
8位分辨率。该跟踪/保持电路示于图1中。
该开关是由一个内部时钟,它具有控制
一个不重叠的两相的信号,
φ1
和
φ2.
在
采样时间的输入信号进行采样,在底
板的输入电容器。在下一时钟相位,
φ2,
该
输入电容器底板被连接在一起
和反馈电容器切换到运算放大器
输出。此时C之间的电荷重新分配
I
和
C
H
,完成一次采样/保持周期。的差动输出
是模拟输入的采样保持的直流表示
时间。在正常操作模式下,补充
输入连接到所述共模电压。在这种情况下,该
采样/保持电路将单端输入信号转换为
全差分信号进行量化。因此,该
输入信号被一个或两个增益,从而提高放大
信号 - 噪声的性能。其他参数如
小信号和全功率带宽和宽带噪声
也被定义在这个阶段。
运算放大器
BIAS
φ1
V
CM
φ1
C
H
φ2
C
I
IN
IN
( OPT )。
φ1
φ1
φ2
C
I
C
H
φ1
输入时钟( 50%)的
运算放大器
BIAS
内部非重叠时钟
φ1
φ2
φ1
V
CM
φ1
φ1
OUT
OUT
φ2
图1.输入采样/保持配置与时机
信号。
IN
输入
T / H
2-Bit
FL灰
第1阶段
2-Bit
DAC
DIGITAL DELAY
Σ
x2
+
–
DIGITAL DELAY
2-Bit
FL灰
第2阶段
2-Bit
DAC
B 1 (MSB)
数字纠错
Σ
x2
+
–
B2
B3
B4
B5
B6
B7
B8 ( LSB )
DIGITAL DELAY
2-Bit
FL灰
第6阶段
2-Bit
DAC
Σ
x2
+
–
7级
2-Bit
FL灰
DIGITAL DELAY
图2.管道A / D架构。
ADS931
8