
AD9824
A / D转换器
在AD9824采用高性能的ADC架构, opti-
而得到优化用于高速和低功耗。微分非线性
(DNL)的性能通常低于0.5 LSB的更好,如图
相反,使用较早的1 V满量程范围的TPC 2
AD9801和AD9803产品ADI公司的
AD9824的ADC采用的是2 V输入范围。更好的噪声perfor-
曼斯使用较大的ADC的满量程范围的结果
(见TPC 3)。
AUX1模式
在VGA获得了信号电平相对于0.4V的偏压
的水平。信号电平高于偏置电平将进一步增加
到更高的ADC代码,而低于所述偏置电平的信号电平
将进一步降低到一个较低的ADC编码。
AUX2模式
对于应用程序不需要的CDS中, AD9824可以
配置成采样交流耦合波形。图30示出了
使用AUX1通道输入的电路结构
(引脚36 ) 。单0.1
F
ac耦合电容器之间需要
输入信号驱动器和AUX1IN销。片上DC偏置
电路将输入信号的大约的平均值
0.4伏,它被引用到ADC的中间电平的代码。
VGA增益寄存器提供0 dB到36分贝的增益范围
这种操作模式(参见VGA增益曲线,图29)。
用于采样视频类型的波形,例如NTSC和PAL
信号, AUX2通道提供了黑色电平钳位,增益
调整,和A / D转换。图31示出的电路
配置使用AUX2通道输入(引脚34 ) 。一
外部0.1
F
阻塞电容器是用来与芯片上的视频
钳位电路电平的输入信号转换到期望的为参考
声级。钳位电路自动检测最
输入信号的负部分,并调整电压
在输入电容。这迫使的黑电平
输入信号等于编程到钳位值
一级注册(见串行接口时序和内部寄存器
说明) 。在提供了VGA增益调整为0 dB到
18分贝。相同的VGA增益寄存器被使用,但是只有
增益寄存器的9个高位比特(见表Ⅶ )。
0.8V
??V
0.4V
5k
0dB至36分贝
0.1 F
输入信号
AUX1IN
VGA
ADC
中间电平
0.4V
0.4V
10
VGA增益
注册
图30. AUX1电路CON组fi guration
VGA增益
注册
9
卜FF器
视频
信号
AUX2IN
VGA
0.1 F
视频钳位
电路
LPF
8
钳位电平
注册
钳位电平
ADC
0dB至18分贝
图31. AUX2电路CON组fi guration
表七。 VGA增益寄存器用于AUX2模式
D10
X
最高位
D9
0
1
D8
X
0
D7
X
0
D6
X
0
D5
X
0
1
D4
X
0
D3
X
0
D2
X
0
D1
X
0
最低位
D0
X
0
增益(dB )
0.0
0.0
18.0
1
1
1
1
1
1
1
1
1
第0版
–19–