
AD8802/AD8804–SPECIFICATIONS
参数
静态精度
规范适用于所有DAC
决议
微分非线性误差
积分非线性误差
满量程误差
零代码错误
DAC输出电阻
输出电阻匹配
参考输入
电压范围
2
REFH输入电阻
REFL输入电阻
3
参考输入电容
3
数字输入
逻辑高
逻辑低
逻辑高
逻辑低
输入电流
输入电容
3
电源
4
电源电压范围
电源电流( CMOS )
电源电流( TTL )
关断电流
功耗
电源灵敏度
动态性能
3
V
OUT
建立时间
相声
开关特性
3, 6
输入时钟脉冲宽度
数据建立时间
数据保持时间
CS
建立时间
CS
高脉冲宽度
复位脉冲宽度
CLK崛起
CS
上升保持时间
CS
上升到时钟上升沿设置
符号
条件
N
DNL
INL
G
FSE
V
ZSE
R
OUT
R/R
O
V
REFH
V
REFL
R
REFH
R
REFL
C
REF0
C
REF1
V
IH
V
IL
V
IH
V
IL
I
IL
C
IL
V
DD
范围
I
DD
I
DD
I
REFH
P
DISS
PSRR
t
S
CT
t
CH
, t
CL
t
DS
t
DH
t
CSS
t
CSW
t
RS
t
CSH
t
CS1
(V
DD
= + 3V 10 %或+ 5V 10 % ,V
REFH
= +V
DD
, V
REFL
= 0 V , -40℃
≤T
A
≤
85 C除非另有说明)
民
典型值
1
最大
单位
保证单调性
8
–1
–1.5
–1
–1
3
±
1/4
±
1/2
1/2
1/4
5
1.5
+1
+1.5
+1
+1
8
位
最低位
最低位
最低位
最低位
k
%
V
V
k
k
pF
pF
V
V
V
V
A
pF
V
A
mA
A
W
%/%
s
dB
ns
ns
ns
ns
ns
ns
ns
ns
引脚上可用AD8804仅
数字输入= 55
H
, V
REFH
= V
DD
数字输入= 55
H
, V
REFL
= V
DD
数字输入的所有零
数字输入的所有问鼎
V
DD
= +5 V
V
DD
= +5 V
V
DD
= +3 V
V
DD
= +3 V
V
IN
= 0 V或±5 V
0
0
1.2
1.2
32
32
2.4
V
DD
V
DD
0.8
2.1
0.6
±
1
5
2.7
5.5
10
4
10
55
0.002
V
IH
= V
DD
或V
IL
= 0 V
V
IH
= 2.4 V或V
IL
= 0.8 V, V
DD
= +5.5 V
SHDN
= 0
V
IH
= V
DD
或V
IL
= 0 V, V
DD
= +5.5 V
V
DD
= +5 V
±
10%
±
1/2 LSB误差带
相邻的输出之间
5
时钟电平高或低
15
5
5
10
10
90
20
10
0.01
1
0.2
0.001
0.6
50
笔记
1
标准结构代表的平均读数为+ 25°C 。
2
V
REFH
可以是GND和V之间的任意值
DD
,为AD8804 V
REFL
可以是GND和V之间的任意值
DD
.
3
通过设计保证,不受生产测试。
4
数字输入电压V
IN
= 0 V或V
DD
对于CMOS条件。 DAC输出卸载。 P
DISS
从(我计算
DD
×
V
DD
).
5
测量在V
OUT
脚的地方相邻V
OUT
销使满量程电压变化中(f = 100千赫兹) 。
6
看测量值的位置的时序图。所有的输入控制电压与T指定
R
= t
F
= 2纳秒(10% 90 %的V
DD
)和定时从一个电压电平
1.6 V.
特定网络阳离子如有更改,恕不另行通知。
–2–
第0版