
AD976/AD976A
转换控制
在AD976 / AD976A由两个信号控制,R / C和
CS ,
如示于图2和3要启动转换和地点
采样/保持电路进入保持状态,两者的R / C和
CS
信号必须拉低不得少于50毫微秒。一旦
转化过程开始时,
忙
信号变低,直到
转换完成。在一次转换结束时,
忙
将返回高,得到的有效数据将可在
数据总线。在AD976 / AD976A后的第一次转换
通电时,所述数据输出将是不确定的。
在AD976 / AD976A显示转换的两种模式。在
模式在图2中显示出,转换时序是受控
由一个负向的R / C信号,至少50毫微秒宽。在此模式下
该
CS
脚总是绑低,唯一的限制放在如何
长中的R / C信号可保持低是所需的采样率。
小于83纳秒的转换开始之后,该
忙
信号将被拉低,并保持低电平直到转换
完整和输出移位寄存器被更新为
新的二进制补码的数据。
t
1
的R / C
图3显示了AD976 / AD976A转换时序,
运用
CS
同时控制转换过程和读出
的输出数据。以工作在这个模式中,R / C信号应
一个下降沿之前不小于10 ns的被拉低
CS
脉冲( 50ns的范围内)被施加到ADC。一旦这两个脉冲
被施加,
忙
将变为低电平,并保持低电平直到转换
西昂完成。最多4个后
s
(仅适用于AD976A )
忙
会再次返回高,并且并行数据将是有效
ADC的输出。为了实现最大为100kHz / 200kHz的
的部分的通过速率,负向的R / C和
CS
控制信号,应采用每5
s
( AD976A ) 。它应该
还应当指出,尽管所有的R / C和
CS
命令会
忽略了一旦转换开始,这些投入可以
在转换过程中断言;即,在转换过程中读取即可
来执行。在这些输入电压瞬变可以养活
通过对模拟电路和影响转换结果。
t
13
t
2
忙
t
4
t
3
t
6
t
5
兑换
获得
兑换
模式
获得
t
7
数据
公共汽车
前
数据有效
高阻
前
数据有效
不
有效
t
8
数据
有效
高阻
数据
有效
t
9
t
14
t
11
t
10
图2.转换时序与输出使能转换后(
CS
绑LOW )
t
12
的R / C
t
12
t
12
t
12
t
1
CS
t
1
t
3
t
4
忙
t
6
模式
获得
兑换
获得
t
7
数据
公共汽车
高阻
高阻
数据有效
t
14
t
9
图3.使用
CS
以控制转换和读时序
–8–
版本C