
飞利浦半导体
产品speci fi cation
编码器, MPEG2影像记录
(帝国)
1
特点
SAA6750H
根据数字YUV输入
“ ITU -T 601 ”
和
“ ITU -T 656 ”
NTSC和PAL ( 720像素
×
480线在60赫兹和
720像素
×
576行,在50赫兹)
集成的色彩转换的4:2 : 2到4 :2:0
集成格式转换为SIF格式(可选)
实时MPEG2简单类,主级
( SP @ ML )编码
IP帧或者I帧编码只支持
可编程的图片组( GOP )大小
集成的运动估计,半象素精度的
运动补偿降噪
基本数据流的数据输出符合MPEG2的
标准( “ISO
13818-2”)
比特流输出兼容的16位并行接口
与摩托罗拉( 68xxx等)协议的风格
无需外部主机处理器
4
×
需要4兆位外部DRAM
I
2
C总线控制
单个外部视频时钟27MHz的
电源电压3.3 V
数字输入可承受5V电压
边界扫描测试( BST )的支持。
2
2.1
概述
一般
该专利的,运动补偿时间的噪音
这是由飞利浦公司研制的专业过滤
设备降低噪声之前输入视频
执行压缩。这种技术使可见光
改善图像质量,特别是在该领域
家里录制的嘈杂信号源所在今
已被证明是显著益处。
内部的SAA6750H使用对于数据的硬件解决方案
压缩和专门开发的高性能
处理器,用于控制目的。
2.2
功能
该SAA6750H是一个独立的单芯片视频编码器
执行数字视频的实时MPEG2的压缩
数据。
该SAA6750H的视频数据输入接受一个数字
在ITU-T 601格式的YUV形式的视频数据流。 PAL制式
在50赫兹和720象素× 576行,以及在NTSC制式
60赫兹和720象素× 480行的,都包括在内。视频
同步既可以遵循ITU -T 656
建议或也可以由外部供给
信号。以27MHz的外部基准时钟
销VCLK必须被同步到视频数据。该
飞利浦半导体的产品系列SAA7111
提供一个合适的视频数据流和参考时钟。
其他来源还支持灵活的I
2
C总线
该SAA6750H的控制数据输入的接口。
请参见第7.3节的详细信息。
一个内部的4:2 : 2到4 :2:0彩色格式的转换是
进行。任选地, ITU-T的601至SIF格式
转化可通过将I被激活
2
C总线控制
设置。
该SAA6750H的实时数据编码部分
结合了高压缩率的高品质画面
性能。这是由飞利浦的整合来实现
独特的运动估计算法和专利
运动补偿的噪声过滤。压缩
算法采用I或IP模式编码。通常情况下,它选择
自动将合适的模式,但也可以强制
I模式只能由我操作
2
C总线控制设置。
该SAA6750H是朝着一个独立的新方法
MPEG2视频编码器IC 。它结合了高品质
SP @ ML兼容实时编码
成本效益,从而在第一次使用的
MPEG2编码器IC的应用和市场有
较高的成本压力。这已经通过的手段来实现
创新的架构和算法的数
开发的飞利浦研究实验室,例如:
独特的运动估计算法支持高度
通过仅使用I帧和IP帧的有效编码
模式。 B帧可以不使用。这导致了
显著较小的内部电路,也减少了
从至少4至2兆字节的DRAM的存储要求。
此外,由于没有B帧的简化的编辑
的压缩数据流。
2000 5月03日
3