
AD9840A
引脚配置
三态
DVSS
DVDD2
SDATA
SL
NC
STBY
48 47 46 45 44 43 42 41 40 39 38 37
DRVSS
1
DRVSS
2
( LSB ) D0
3
D1
4
D2
5
D3
6
D4
7
D5
8
D6
9
D7
10
D8
11
(MSB) D9
12
NC =无连接
VRT
CML
36
AUX1IN
35
AVSS
34
AUX2IN
33
AVDD2
32
BYP4
31
NC
30
CCDIN
29
BYP2
28
BYP1
27
AVDD1
26
AVSS
25
AVSS
SCK
销1
识别码
AD9840A
顶视图
(不按比例)
13 14 15 16 17 18 19 20 21 22 23 24
DRVSS
VRB
SHD
NC
DVSS
DATACLK
CLPDM
DVSS
SHP
DRVDD
引脚功能描述
引脚数
1, 2
3–12
13
14
15, 18, 24, 41
16
17
19
20
21
22
23
25, 26, 35
27
28
29
30
31
32
33
34
36
37
38
39
40
42
43
44
45
46
47
48
名字
DRVSS
D0–D9
DRVDD
DRVSS
DVSS
DATACLK
DVDD1
PBLK
CLPOB
SHP
SHD
CLPDM
AVSS
AVDD1
BYP1
BYP2
CCDIN
NC
BYP4
AVDD2
AUX2IN
AUX1IN
CML
VRT
VRB
DVDD2
三态
NC
STBY
NC
SL
SDATA
SCK
TYPE
P
DO
P
P
P
DI
P
DI
DI
DI
DI
DI
P
P
AO
AO
AI
NC
AO
P
AI
AI
AO
AO
AO
P
DI
NC
DI
NC
DI
DI
DI
描述
数字地面驱动
数字数据输出
数字输出驱动器电源
数字输出驱动器接地
数字地
数字数据输出锁存时钟
数字电源
Preblanking时钟输入
黑电平钳位时钟输入
CDS采样时钟的CCD的参考电平
CDS采样时钟的CCD的数据级别
输入钳位时钟输入
模拟地
模拟电源
内部偏置电平。脱钩
内部偏置电平解耦
模拟输入CCD信号
离开浮动或去耦至地与0.1μF
内部偏置电平解耦
模拟电源
模拟量输入
模拟量输入
内部偏置电平解耦
A / D转换前参考电压解耦
A / D转换器的底部参考电压解耦
数字电源
数字输出禁用。高电平有效
可连接高或低。不应悬空。
待机模式下,高电平有效。同串行接口待机模式
内部不相连。可连接高电平或低电平
串行数字接口负载脉冲
串行数字接口数据
串行数字接口时钟
类型: AI =模拟输入, AO =模拟输出, DI =数字输入, DO =数字输出, P =电源。
CLPOB
DVDD1
DVSS
PBLK
–6–
第0版