位置:首页 > IC型号导航 > 首字符R型号页 > 首字符R的型号第615页 > RH80532GC029512 > RH80532GC029512 PDF资料 > RH80532GC029512 PDF资料1第36页

移动式英特尔
奔腾
4处理器-M
表20.系统总线信号源同步交流规范AGTL +信号集团
T#参数
T20 :源同步数据输出
有效的延迟(第一个数据/地址只)
T21: T
VBD
:源同步数据
输出有效之前频闪
T22: T
VAD
:源同步数据
输出有效选通之后
T23: T
VBA
:源同步
地址输出有效选通之前
T24: T
VAA
:源同步
地址输出有效选通之后
T25: T
SUSS
:源同步输入
建立时间频闪
T26: T
HSS
:源同步输入
保持时间选通
T27: T
SUCC
:源同步输入
建立时间BCLK [1:0 ]
T28: T
FASS
:第一个地址选通
第二个地址选通
T29: T
FDSS
:一是数据选通到
随后频闪灯
T30 :数据选通'N' ( DSTBN # )输出
有效的延迟
T31 :地址选通输出有效
延迟
8.80
2.27
民
0.20
0.85
0.85
1.88
1.88
0.21
0.21
0.65
1/2
n/4
10.20
4.23
典型值
最大
1.20
单位
ns
ns
ns
ns
ns
ns
ns
ns
BCLK
BCLK
ns
ns
科幻gure
14, 15
15
15
14
14
14, 15
14, 15
14, 15
14
15
15
14
笔记
1,2,3,4
5
5, 8
5, 9
5, 8
5, 9
6
6
7
10
11, 12
13
注意事项:
1.除非另有说明,本表中的所有规范适用于所有的处理器频率和缓存大小。
2.不100 %测试。设计特性参数。
3.所有的源同步交流时序参考的GTLREF及其相关频闪。源
同步数据信号被引用到其相关联的数据选通脉冲的下降沿。源
同步地址信号被引用到其相关联的地址选通的上升沿和下降沿。
所有的源同步AGTL +信号时序参考GTLREF在处理器核心。
4.除非另有说明,否则这些规范适用于数据和地址的时序。
5.有效延迟定时,这些信号被指定到测试电路描述中
图8
与GTLREF
在2/3 V
CC
± 2%.
6.规范是AGTL + V之间定义了一个最小的挥杆
IL_MAX
到V
IH_MIN
。这是假设的边沿速率
0.3 V / ns至4.0 V / ns的。
7.所有的源同步信号必须符合规定的设置时间到BCLK ,以及安装时间到每
各频闪。
8.本规范是最低时的数据或地址将其选才有效。参阅
移动式英特尔
奔腾
4处理器-M和英特尔
845MP / 845MZ平台设计指南
了解更多
在定义和使用这些规范的信息。
9.本规范是最低时的数据或地址将其选后有效。参阅
移动式英特尔
奔腾
4处理器-M和英特尔
845MP / 845MZ平台设计指南
了解更多
在定义和使用这些规范的信息。
的ADSTB # 10.上升沿必须拿出大约1/2 BCLK周期( 5纳秒)的下降沿后
ADSTB # 。
11.对于这个定时参数n = 1,2,和3分别与第二,第三和最后一个数据选通信号。
12.第二个数据选通信号(中DSTBn #下降沿)一定要来后大约1/4 BCLK周期( 2.5纳秒)
的DSTBp #的第一个下降沿。第三数据选通(的DSTBp #下降沿)必须来自大约2/4
的DSTBp #的第一个下降沿之后BCLK的周期(5毫微秒) 。最后一个数据选通(下降的DSTBn #边)必须
来的DSTBp #第一个下降沿后大约3/4 BCLK周期( 7.5纳秒) 。
仅13.This规范适用于DSTBN [3:0 ]# ,并测量到选通的第二下降沿。
36
数据表
250686-002