
AD8017
布局的注意事项
在AD8017的规定高速性能要求
仔细注意电路板布局和元件选择。
表二显示的是推荐的元件值的AD8017
和图42-44显示,建议布局为8引脚
SOIC封装的正增长。正确的RF设计技术
和低寄生元件的选择是强制性的。
表II中。典型带宽与增益设置电阻
(V
S
= 6 V ,R
L
= 100 )
收益
–1
+1
+2
+10
R
F
( )
619
619
619
619
R
G
( )
619
619
68.8
R
T
( )
54.5
49.9
49.9
49.9
小信号
-3 dB带宽( MHz)的
110
320
160
40
图43.通用SOIC Noninverter顶部
R
T
选择50
其特点是输入阻抗。
所述印刷电路板应该具有一个接地平面覆盖所有未使用的
电路板的元件侧的部分,以提供低
阻抗接地路径。接地平面应被删除
从靠近输入引脚上的区域,以减少寄生电容。
贴片电容应该用于电源旁路(参见图 -
URES 4和7)。一端应连接到接地
平面与内1/8的其他。每个电源引脚。一个附加
tional ( 4.7
F–10 F)
钽电解电容器应
并联连接。
反馈电阻应靠近反相
为了保持杂散电容在此节点到输入引脚
最小。电容大于1.5 pF的在反相
输入将显著影响高速时的性能
工作在较低的同相增益。
图44.通用SOIC Noninverter底
图42.通用SOIC Noninverter顶部丝印
REV 。一
–15–