
TLV1543C , TLV1543M
3.3 -V 10位模拟数字转换器
带串行控制和11个模拟输入
SLAS072C - 1992年12月 - 修订1995年3月
终端功能
终奌站
名字
地址
号
17
I / O
I
描述
串行地址。一个4位串行地址选择所希望的模拟输入或测试电压是要被转换
下一个。地址数据呈现的MSB第一和移入上的我的第4上升沿/ O的
CLOCK 。后的4个地址位已被读出到地址寄存器,地址被忽略的
剩余的当前转换周期。
模拟信号。的11个模拟输入被施加至A0 - A10和内部多路复用。驱动源
阻抗应小于或等于1千欧。
片选。 CS为高电平到低电平的跳变复位内部计数器和控制,使DATA OUT ,
地址,和I / O的最大的一个建立时间内时钟加上内部系统的两个下降沿
时钟。由低到高的转变禁止地址和I / A设置的时间内O CLOCK和两个下降沿
内部系统时钟。
三态串行输出的A / D转换结果。 DATA OUT处于高阻抗状态时的CS
高,主动当CS为低电平。用有效的芯片选择,数据输出是从高阻抗除去
状态和被驱动到对应于先前的转换结果的MSB值的逻辑电平。该
的I / O时钟的下一个下降沿驱动DATA OUT的逻辑电平对应于下一个最显著
位,并且剩余位被移出,以便与LSB上出现的我的第九个下降沿/ O的
CLOCK 。上的I / O CLOCK的第十下降沿, DATA OUT被驱动到低逻辑电平,使得连续
超过10个时钟接口的数据传输产生零为未使用的LSB 。
转换结束。 EOC变为从高至低逻辑电平的第十届I / O时钟的下降沿
并保持低电平直到转换完成和数据准备转移。
接地回路终端的内部电路。除非另有说明,所有的电压测量都是
相对于GND 。
输入/输出时钟。 I / O时钟接收串行I / O时钟输入并执行以下四个功能:
1)时钟的四个输入地址位到地址寄存器对我的前四个上升沿/ O
钟后,第4个上升沿可复用的地址。
2)在I / O时钟的第四个下降沿,对所选择的多路输入端的模拟输入电压开始
充电的电容器阵列,并继续这样做,直到I / O CLOCK的第十下降沿。
3)移出的数据从先前的转换数据的其余9位。
4) ,它可以将转换到第十时钟的下降沿的内部状态控制器的控制。
上基准电压值(通常为VCC )加到REF + 。最大输入电压范围
由施加到REF +和应用于REF的电压的电压之间的差来确定 -
终奌站。
下基准电压值(标称地)被施加至REF - 。
正电源电压
A0 – A10
CS
1– 9, 11,
12
15
I
I
数据输出
16
O
EOC
GND
I / O时钟
19
10
18
O
I
I
REF +
14
I
参考=
VCC
13
20
I
I
详细说明
随着芯片选择( CS )无效(高) ,地址和I / O时钟输入初始状态是禁止和DATA OUT
处于高阻抗状态。当串行接口使CS有效(低电平)时,转换序列开始
与I / O CLOCK和ADDRESS和消除数据的输出从高阻抗状态的实现。
然后主机提供4位通道地址,地址和I / O CLOCK序列I / O CLOCK 。
在这种转变中,主机的串行接口还接收来自数据从先前的转换结果。 I / O
时钟接收一个输入序列,该序列是10至16个时钟周期长从主机。前四个I / O时钟
装入地址寄存器与地址的4位地址中选择所希望的模拟信道和下
6个时钟提供采样模拟输入的控制时序。
邮政信箱655303
达拉斯,德克萨斯州75265
3