
3 0功能说明
(续)
排队它将这样做,每当公交车将oth-
erwise是空闲的,并且队列尚未充分
1001 - 非顺序指令取
在CPU正在执行的第一个取指令
指令队列后的代码被清除此
将发生的任何跳跃或分支机构,或任何结果
中断或陷阱或执行特定的指令
系统蒸发散
1010 - 数据传输
该CPU在读取或写入的操作数
指令
阅读RMW操作数
CPU正在读这将之后,又一个操作
吸收的敷料进行修改和重写,如果内存亲
tection电路不会允许以下
写周期就必须放弃这个周期
阅读的有效地址的计算
该CPU从内存中读取信息
为了确定一个有效地址
此操作将发生每当一个指令
使用的内存相对或外部寻址
模式
转让从处理器操作数
在CPU或者传送指令能操作
并或从处理器或者它发行
从处理器指令的操作词
化见第3节9 1
阅读从处理器状态
该CPU是由从机读取状态字
处理器出现这种情况从处理器后
发出信号的指令的完成
转移的话告诉CPU是否陷阱
应采取在一些指令中预
货物内新值用于CPU处理器状态
寄存器位N个Z L或F访问二段3 9 1
广播从站ID
在CPU启动一个从属的执行
处理器指令的ID字节(首字节
该指令)发送到所有从处理器
其中之一将会认识到它从该点
CPU只与一个从Proc-通信
ESSOR见第3节9 1
当BE0为低的第二组连接到数据总线
销AD8- AD15时启用BE1低的第三和
第四组由BE2和BE3分别启用
SEE
图3-11
1011 –
1100 –
1101 –
TL EE 9160 - 23
1110 –
图3-11存储器接口
因为操作数并不需要相对于对准
由CPU执行的双字总线访问一个给定的
双字的访问可以包含一二三四
操作数的字节被解决,这些字节
开始在不同位置由A1 A0表决心
3-1列出了10产生的访问类型
表3-1
总线访问类型
类型的字节访问的A1 A0 BE3 BE2 BE1 BE0
1
1
00
1
1
1
0
2
1
01
1
1
0
1
3
1
10
1
0
1
1
4
1
11
0
1
1
1
5
2
00
1
1
0
0
6
2
01
1
0
0
1
7
2
10
0
0
1
1
8
3
00
1
0
0
0
9
3
01
0
0
0
1
10
4
00
0
0
0
0
访问需要多于一个总线周期的操作数的
依次有没有空闲的T-国进行分离
传送一份业所需的总线周期他们的数量
erand取决于它的规模和它的对齐方式如表3-2所示
对于每一种情况下执行的总线周期
1111 –
3 4 3数据访问序列
由NS32C032提供的24位地址是一个字节
地址是唯一标识高达1
16 777 216 8位的存储器位置的一个重要特征
该NS32C032的是一个32位数据总线的存在
规定了数据对齐的任何数据项没有限制
不管大小可放置起始于任何存储器
解决的NS32C032提供了特殊的控制信号
字节使能( BE0 -BE3 ),这有利于单个字节的AC-
cessing上的32位总线
存储器分为4个8位的银行每家银行重新
ceiving并联其中一个双字地址( A2 A23 )
银行连接到数据总线引脚AD0 - AD7启用
22