
飞利浦半导体
产品speci fi cation
与振荡器的可编程延迟计时器
测试模式
74HC/HCT5555
集合S
3
为逻辑低电平,这将分24级计数器为三个平行的时钟, 8级计数器。集合S
0
,
S
1
和S
2
为逻辑高电平时,该程序计数器除以2
8
(256) 。申请一个触发脉冲和时钟255
脉冲,这种将所有触发器阶段为逻辑高电平。集合S
3
为逻辑高电平时,这使计数器分频
2
24
。时钟多一个脉冲到RS输入,这将导致逻辑0纹波通过计数器和输出Q / Q去从
高到低的水平。测试延迟计数器的这种方法比打卡2快
24
(16 777 216)的时钟脉冲。
功能表
输入
MR
H
L
L
笔记
1. H =高电压电平
L =低电压等级
X =不关心
↑
=低到高的转变
↓
=高至低跳变。
A
X
↑
X
B
X
X
↓
Q
L
1高电平
输出脉冲
1高电平
输出脉冲
输出
Q
H
一低的水平
输出脉冲
一低的水平
输出脉冲
1993年9月
6