
AD7470/AD7472
电路描述
转换器操作
典型连接图
在AD7470 / AD7472是一个10位/ 12位逐次近似
化的模拟 - 数字转换器基于周围的电容性数模转换器。
的AD7470 / AD7472可以转换在模拟输入信号
取值范围为0 V至
REF
。图2显示了一个非常简化的示意
该ADC。控制逻辑,特区和电容式DAC
用于从加减法的固定电荷数量
采样电容,以使比较器恢复到
平衡状态。
比较
电容式
DAC
图5示出了AD7470的典型连接图/
AD7472 。转换是通过在下降沿开始
CONVST 。
一旦
CONVST
变低的BUSY信号变为高电平,并且在
转换BUSY下降沿到底是用来激活
中断服务程序。该
CS
和
RD
线然后
在并行激活读取10位或12位数据。时建议
谁料REF IN电压为2.5 V ,提供模拟输入
范围从0V到2.5V,使得AD7470 / AD7472的单极
A / D转换。建议之后执行一次空转换
电作为第一个转换结果可能不正确。这
也保证了部件处于正确的操作模式。
该
CONVST
通电时销不应悬空
作为CONVST上升沿可能不会醒来的一部分。
图5中的V
DRIVE
引脚连接到DV
DD
,这导致逻辑
输出的电压值是为0 V或DV的
DD
。电压
适用于V
DRIVE
控制输出逻辑的电压值
信号。例如,如果DV
DD
由5 V电源供电,
V
DRIVE
通过3 V电源供电时,逻辑输出电平会
无论是0 V或3 V时,此功能允许AD7470 / AD7472以
界面到3V份,同时还使A / D转换处理
在5 V电源的信号。
V
IN
V
REF
开关
特区
控制
输入
控制逻辑
输出数据
10位/ 12位并行
AD7470 / AD7472图2.简化框图
+
10 F
V
DRIVE
AV
DD
DV
DD
1nF
0.1 F
+
类似物
供应
第47楼2.7V - 5.25V
图3显示了在收购阶段的ADC。 SW2是
关闭SW1在位置A的比较是在一个举行
均衡条件和采样电容器取得
在V信号
IN
.
电容式
DAC
C / P
+2.5V*
0.1 F
平行中
接口
10 F
AD7470/
AD7472
在REF
V
IN
DB0–
DB9 ( DB11 )
CS
CONVST
RD
忙
0V至
在REF
V
IN
A
SW1
B
2k
控制逻辑
SW2
比较
AGND
*推荐REF IN电压
图3. ADC采集阶段
图4显示了转换过程中的ADC。当转换
开始SW2将打开, SW1将移动到位置B ,使
比较器变得不平衡。然后,ADC运行
通过逐次逼近常规,带来了
比较器恢复到平衡状态。当compara-
器重新平衡后,转换结果是在特区提供
注册。
图5.典型的连接图
电容式
DAC
V
IN
A
SW1
B
2k
控制逻辑
SW2
比较
AGND
图4. ADC转换阶段
–8–
REV 。一