位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1580页 > ST72F324J6TC > ST72F324J6TC PDF资料 > ST72F324J6TC PDF资料1第16页

ST72F324 , ST72324B
图例:
X =未定义, R / W =读/写
注意事项:
1.的I / O端口DR寄存器的内容只能读取的输出配置。在输入的配置
化,返回,而不是DR寄存器内容的I / O引脚的值。
2.不可与引脚相关的位必须始终保持其复位值。
3.定时器A的输入捕捉引脚2不可用(不粘结) 。
- 在Flash的设备:
该TAIC2HR和TAIC2LR寄存器不存在。位TACSR寄存器( ICF2 ) 5强制
通过硬件为0。因此,相应的中断不能使用。
4.定时器A输出比较2引脚不可用(不粘结) 。
- 在ROM设备:
该TAOC2HR和TAOC2LR寄存器可在PWM模式或时基产生使用。
- 在Flash的设备:
该TAOC2HR和TAOC2LR寄存器是只写,读它们将返回未定义的值。
位的TACSR寄存器( OCF 2) 4由硬件强制为0。因此,相应的IN-
中断不能使用。
注意事项:
该TAIC2HR和TAIC2LR寄存器和ICF2和OCF2标志不存在于
ST72F324L但存在于仿真器。用于与仿真器的兼容性,建议为按照
形成一个虚拟的访问(读或写)到TAIC2LR和TAOC2LR寄存器来清除中断标志。
16/164