
AD73322L
设计注意事项
该AD73322L同时具有差分输入和输出
每个信道,以提供最优的性能和避免的COM
共模噪声。另外,也可以向接口输入或
在单端模式输出。本节详细的选择
输入和输出配置并且还给出了对一些技巧
模拟接口部分成功CON组fi guration 。
ANTI- ALIAS
滤波器
100
0.047 F
VFBN1
VINN1
V
REF
0/38dB
PGA
0.047 F
100
VINP1
VFBP1
Σ-Δ调制器的采样速率的频率(典型
美云2.048兆赫) 。仍然可以要求一个更具体的数字滤波器
在DSP实施,以提供最终的信号频率
响应特性。因此建议以获得最佳
性能用于抗混叠滤波器的电容会
高品质电介质( NPO ) 。提到的第二个问题
以上接口的信号源到ADC的转换
电容输入负载。在SC的输入提供了一个复杂的动态
加载到一个信号源,因此,要理解这一点很重要
该摆率特性是一个重要的考虑
选择外部缓冲器用于与AD73322L使用时。
在AD73322L内部反相运算放大器是specifi-
美云设计成连接至ADC的SC输入级。
该AD73322L的片38分贝前置放大器可以启用
当没有足够的增益,在输入电路;在preampli-
费里由位CRD的IGS0-2构成。总增益必须
进行配置,以确保一个满量程输入信号产生一个
在输入到所述Σ-Δ调制器的信号电平
ADC的不超过最大输入范围。
模拟输入信号的直流偏置来完成同
片上电压参考。如果输入信号不加偏置
内部基准电平(通过REFOUT ),那么它必须是
交流耦合与外部耦合电容。
IN
应
0.1
F
或更大。然后将输入的直流偏置可以是accom-
plished使用电阻来REFOUT如在图27和图28 。
ANTI- ALIAS
滤波器
V
REF
收益
1
VOUTP1
VOUTN1
+6/–15dB
PGA
连续
时间
LOW- PASS
滤波器
REFOUT
REFCAP
参考
AD73322L
0.1 F
图24.模拟输入(直流耦合)
模拟输入
有几种不同的方法,其中所述模拟输入
在AD73322L的(编码器)部分可以连接到克斯特
最终电路。它提供了可选的输入放大器允许
高源阻抗源来驱动ADC部分
正确。当被使能输入放大器,将输入信道
被配置为差分对倒相放大器的参考
到内部参考( REFCAP )电平。反相termi-
该输入放大器的一对的NAL被指定为销VINP1和
VINN1通道1 ( VINP2和VINN2通道2)
该放大器的反馈连接可用引脚VFBP1
和VFBN1通道1 ( VFBP2和VFBN2通道2 ) 。
对于在外部信号缓冲所需的应用程序,
输入放大器可以被旁路,并且ADC驱动
直接。当输入放大器为残疾人,西格玛
增量调制器的输入部分(SC PGA)的直接访问
通过VFBP1和VFBN1引脚通道1 ( VFBP2
和VFBN2为通道2) 。
另外,也可以驱动的ADC的差分或
单端模式。如果单端模式被选择它是
可以用软件控制两个单间的复
连接到正和负输入管脚的端输入。
在接口到ADC的主要目的在于先
提供足够的抗混叠滤波网络连接,并确保该信号
源将驱动ADC的开关电容输入
正确。 ADC和的Σ-Δ型设计,其对SAM-
耦特性简化了抗混叠要求,但它
必须记住的是,单极RC滤波器主要是
旨在消除频率高于奈奎斯特频率的混叠
VFBN1
100
0.047
F
0.047
F
100
VINN1
V
REF
VINP1
VFBP1
0/38dB
PGA
V
REF
收益
1
VOUTP1
可选
卜FF器
VOUTN1
REFOUT
+6/–15dB
PGA
连续
时间
LOW- PASS
滤波器
参考
REFCAP
AD73322L
0.1 F
图25.模拟输入(直流耦合)使用外部
放大器器
该AD73322L的ADC输入端偏置在内部
参考电平( REFCAP级) ;因此,它可能有必要
使用缓冲REFOUT偏置外部信号到这个程度
电平为基准。这也适用于直流或交流耦合
配置。在直流耦合的情况下,信号(偏压以
REFOUT )可被直接施加到输入端(使用扩增
费里旁路),如示于图24中,或者它可以在空调
外部运算放大器,其中它也可以被偏置到基准
使用缓冲REFOUT信号,如图水平
25 ,或者也可以直接连接输入到AD73322L的
输入运算放大器,如图26 。
第0版
–27–