
产品预览
WM8510
图12 ALC操作
该ALC /限制器功能是通过设置寄存器位ALCSEL启用。当启用时,该记录
量能-6dB和-28.5dB之间使用的编程(相对于ADC的满量程)
ALCLVL寄存器位。对于PGA增益的上限可以通过设置ALCMAX强加
控制位和PGA增益的下限可以通过设置ALCMIN控制位的罚款。
ALCHLD , ALCDCY和ALCATK控制保持,衰减和攻击时间,分别为:
HOLD
时间是峰值电平之间的时间延迟检测要低于目标和PGA增益
开始斜坡上升。它可以在电源的- 2进行编程(2-
n
)步骤,例如2.67ms , 5.33ms ,
10.67ms等达43.7s 。可替换地,保持时间也可以设定为零。保持时间是不
活性在限制器模式( ALCMODE = 1)。保持时间仅适用于获得的斜坡上升,没有延迟
前斜坡的增益下降时,信号电平高于目标。
衰变
(增益斜升)时间是花费在PGA增益斜升,并给出一个时间
每个增益步的时候,每6分贝变化和时间的时候坡道超过90 %的IT部门的范围。衰减时间
可以在开机的二编程( 2
n
)的步骤,从3.3ms / 6分贝, 6.6ms / 6分贝, 13.1ms / 6分贝等,
3.36s/6dB.
攻击
(增益斜坡向下)的时间是花费在PGA增益减速并给出时间
按增益步长一段时间,每6分贝变化和时间的时间来减速超过90%的IT部门的范围。该
攻击时所用乘方的2进行编程(2-
n
)的步骤,从832us / 6分贝, 1.66ms / 6分贝,
3.328us / 6分贝等,以852ms / 6分贝。
注意,在峰值限制器模式下的增益控制电路运行约4倍快,让减少
快速峰。被攻击和衰减时间的峰值限制器模式如下。
在表8中给出的保持,腐烂和攻击的时间是在整个采样率,只要该常数
SR位设置正确。例如当以48kHz采样的采样率表8规定将只
是正确的,如果SR位被设置为000 ( 48kHz的) 。如果实际的采样速率是唯一的44.1kHz则
持有,腐烂,发作次数会由44.1 / 48比例缩小。
w
PP版本1.2 2004年12月
23