位置:首页 > IC型号导航 > 首字符K型号页 > 首字符K的型号第120页 > K4S643232H-TC70 > K4S643232H-TC70 PDF资料 > K4S643232H-TC70 PDF资料3第11页

SDRAM 64Mb的H-模具( X32 )
AC特性
(交流工作条件,除非另有说明)
参数
CAS延时= 3
CAS延时= 2
CLK为有效
输出延迟
输出数据保持时间
CLK高脉冲
宽度
CLK低
脉冲宽度
输入建立时间
输入保持时间
CLK到输出中低Z
CLK到输出
在高阻
CAS延时= 3
CAS延时= 2
CAS延时= 3
CAS延时= 2
CAS延时= 3
CAS延时= 2
CAS延时= 3
CAS延时= 2
t
SH
t
SLZ
t
SHZ
t
SS
t
CL
CAS延时= 3
CAS延时= 2
t
OH
t
CH
t
SAC
符号
民
CLK周期时间
t
CC
5
10
-
-
2
2
3
2
3
1.5
2.5
1
1
-
-
4.5
6
-
-
-
-
-
-
-
-
-
4.5
6
50
最大
1000
民
5.5
10
-
-
2
2
3
2
3
1.5
2.5
1
1
-
-
5.0
6
-
-
-
-
-
-
-
-
-
5.0
6
55
最大
1000
民
6
10
-
-
2
2.5
3
2.5
3
1.5
2.5
1
1
-
-
5.5
6
-
-
-
-
-
-
-
-
-
5.5
6
60
最大
1000
CMOS SDRAM
70
民
7
10
-
-
2
3
3
3
3
1.75
2.5
1
1
-
-
5.5
6
-
-
-
-
-
-
-
-
-
5.5
6
ns
ns
ns
3
2
-
ns
3
ns
3
ns
ns
2
3
ns
1, 2
最大
1000
ns
1
单位
记
注意:
1.参数取决于编程CAS延迟。
2.如果时钟上升时间长于1ns的, (文/ 2-0.5 )纳秒应该被添加到该参数。
3.假设输入的上升和下降时间(tr & TF) = 1ns的。
如果TR & TF长于1ns的,短暂的时间补偿应该考虑,
即, [ (文+ TF) / 2-1]纳秒应该被添加到该参数。
- 11
修订版1.3日。 2004年