
CS5321/22
2.1模拟输入
的CS5321调制器使用一个开关电容器
架构,其信号和参考电压IN-
放。信号输入采用三引脚; AINR , AIN + ,
和AIN- 。该AIN-引脚充当返回引脚
在AINR和AIN +引脚。该AINR引脚为
开关电容"rough charge"输入的
AIN +引脚。对粗糙的输入阻抗
加载销( AINR )为1 / fC的,其中f是2倍
调制器的采样时钟频率,C是内部
采样电容(约40pF ) 。用1.024
MHz的主时钟( HBR = 1)产生的输入im-
为约1 /( 512千赫兹) pedance X( 40 pF)时,或约50
千欧。芯片内部的粗电荷输入预
收费对AIN中使用的采样电容+
输入,因此有效输入阻抗
在AIN +引脚数量级的im-以上
pedance上看到AINR销。
里面的VREF +引脚的模拟输入结构
非常相似的AINR销,但它包括加成
人电路的工作电流可以改变
在温度和从设备到设备。 There-
前,如果增益精度是非常重要的,在VREF +引脚
要推动从低源阻抗。
在VREF +引脚的电流需求将产生
大约45 mV的整个电压降
200
图20和图21的源极电阻
选项A与MCLK = 1.024兆赫, HBR = 1,
温度= 25°C 。
当CS5321调制器是用4.5操作
V基准它将接受一个9 V pp的输入信号,但
调制器环路的稳定性产生不利影响
通过频带外的高频信号。因此,
输入信号必须是带限由输入滤波器
之三。输入滤波器的-3 dB转折必须
等于调制器采样时钟除以
64.调制器采样时钟MCLK / 4
当HBR = 1或MCLK / 8时, HBR = 0。
MCLK = 1.024兆赫, HBR = 1 ,调制器
采样时钟为256 kHz的要求输入
滤波器, 4 kHz的-3 dB转折。该bandlimit-
荷兰国际集团可以在放大级来实现
提前CS5321调制器或与RC IN-
把过滤器在AIN +和AINR输入引脚。该RC
在AIN +和AINR引脚过滤器推荐
以减少"charge kick"使驱动扩增
费里认为的开关电容采样per-
形成的。
图20示出了CS5321和CS5322的系
统的连接。上AINR输入组件
和AIN +应该是相同的值,以获得最佳
性能。在选择部件的钙
pacitor最小应为0.1
F
(二C0G
电陶首选) 。对于最小的电路板
空间上的AINR输入RC组件可以
可以除去,但这将迫使驱动amplifi-
呃到源代码的全部动态充电电流
在AINR输入。这样可以提高在失真
驱动放大器和降低系统的性能。
在选择RC滤波元件,增加
和最小化R被优选的。 :增加C reduc-
ES引脚上的瞬时电压变化,但
可能需要并联电容来维持
更小的尺寸(推荐0.1
F
C0G ceram-
IC电容比其他同类值的钙较大
用不同的介质pacitors ) 。较大的电阻
值将增加通过再上的电压降
体管的充电电流充电
开关电容输入。
2.2 OFST引脚
该CS5321调制器能产生"idle tones"
这发生在通带内,当输入信号
是在大约稳态直流信号
±50
mV的双极性零点。在CS5321这些色调
从满量程约135 dB下降。用户
可以通过添加迫使这些空闲音调"out -的- band"
直流100mV的偏移量,以在所述AlN输入端的信号。
交替地,如果用户电路具有低偏移
电压,使得在输入信号是内
±50
mV
的双极性零当没有交流信号存在时,所述
OFST销上的CS5321可以被激活。当
OFST = 1时,输入的100毫伏参考偏移会
DS454F2
18