
FIN1217 FIN1218 FIN1215 FIN1216
真值表
发射器真值表
输入
TXIN
活跃
活跃
F
F
X
H
=
高逻辑电平
L
=
低逻辑电平
X
=
不在乎
Z
=
高阻抗
F
=
漂浮的
注1 :
发射器或接收器的输出将保持在高阻抗状态,直到V
CC
达到2V 。
注2 :
当该部分被加电TXCLKOUT ±将稳定在一个自由运行频率, PWRDN为HIGH和TXCLKIN是一个稳定的逻辑电平(L / H / Z) 。
输出
PWRDN (注1 )
H
H
H
H
L
TXOUT
±
L / H
L / H
L
L
Z
TXCLKOUT
±
L / H
X(注2 )
L / H
X(注2 )
Z
TXCLKIN
活跃
L / H / Z
活跃
F
X
接收器真值表
输入
RXIN
±
活跃
活跃
F(注4 )
F(注4 )
X
H
=
高逻辑电平
L
=
低逻辑电平
P
=
最后有效状态
X
=
不在乎
Z
=
高阻抗
F
=
保险条件
注3 :
发射器或接收器的输出将保持在高阻抗状态,直到V
CC
达到2V 。
注4 :
保险条件被定义为输入被终止,并且未驱动(Z)或短路或开路。
注5 :
如果RxCLKIn ±先于RXIN ±被删除的数据删除, RXOUT将是最后一个有效的状态。如果RXIN ±数据被删除之前RxCLKIn ±被
除去RXOUT将高电平。
输出
PWRDN (注3)
H
H
H
H
L
RXOUT
L / H
P
H
P(注5 )
L
RxCLKOUT
L / H
H
L / H
H
H
RxCLKIN
±
活跃
F(注4 )
活跃
F(注4 )
X
5
www.fairchildsemi.com