位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1337页 > A54SX16P-2BG208PP > A54SX16P-2BG208PP PDF资料 > A54SX16P-2BG208PP PDF资料2第8页

54SX系列FPGA
P·E的R F R M的权证
B○ ü找到一个R S·C一率T e ST我NG (B S T )
建筑特色的结合,上述
让SX设备与内部时钟操作
频率超过300 MHz时,能够非常快
即使执行复杂的逻辑功能。因此, SX
家庭是在其整合的最佳平台
以前的功能包含在多个CPLD的。在
另外,设计,以前需要一门
阵列,以满足性能目标,现在可以集成到
一个SX的装置与在成本和时间显着改善
推向市场。采用时序驱动布局布线工具,
设计人员可以实现高度的确定性装置
性能。随着SX器件,设计人员无需使用
复杂的增强性能的设计技术
如使用冗余逻辑的,以减少对扇出
关键网络或宏在HDL代码中实例化
实现高性能。
I / O模块
所有的SX设备符合IEEE 1149.1标准。 SX设备提供
通过提供卓越的诊断和测试能力
边界扫描测试( BST )和探测能力。
这些功能是通过专门的测试引脚控制
在与节目保险丝一起使用。的功能
每个销中描述
表2.In
在专用测试模式下,
TCK, TDI和TDO是专用引脚,并且不能被用作
常规的I / O 。在灵活的方式, TMS应设置高
通过10kΩ的一个上拉电阻。 TMS可以拉低
以启动测试序列。
程序熔丝确定设备是否处于
专用的或灵活的方式。默认(保险丝未熔断)是
灵活的模式。 。
表2
边界扫描引脚功能
节目熔丝熔断
(专用测试模式)
TCK , TDI , TDO是
BST专用引脚
无需上拉电阻
对于TMS
节目保险丝不是吹
(灵活的模式)
TCK, TDI,TDO是柔性
并且可被用作I / O的
使用10K的上拉电阻
在TMS
在SX设备上的每个I / O可配置为输入,
输出时,三态输出,或一个双向引脚。即使没有
列入专门的I / O寄存器,这些I / O ,在
与寄存器阵列组合,可以实现时钟到输出
(焊盘到焊盘)定时尽可能快3.7纳秒。 I / O单元有
嵌入式锁存器和触发器需要在实例化
HDL代码;这是一个复杂的设计中没有遇到过
SX FPGA中。快引脚到引脚的时序,以确保器件
就没有什么麻烦与任何其它设备的接口
系统,从而使系统的并行设计
部件,并降低整体设计时间。
P 2 O 5瓦特呃 Q ü I R ê M E NT s
D E V EL运算M E N吨牛逼0 0 1的SuI P PO 吨
在SX系列支持3.3V工作电压,并设计成
容忍5.0V的输入。 (表
1).
功率消耗是
极低由于非常短的距离信号
行进完成一个电路需要。电源要求
因为少数的进一步减小
低电阻的反熔丝中的路径。反熔丝
建筑不需要有源电路举行
费用(如做SRAM或EPROM ) ,使其成为最低功耗
架构在市场上。
表1 -
电源电压
V
CCA
A54SX08
A54SX16
A54SX32
3.3V
A54SX16-P
注意:
3.3V
3.3V
3.3V
3.3V
5.0V
3.3V
5.0V
3.3V
3.3V
3.3V
3.3V
5.0V
5.0V
3.3V
V
CCI
V
CCR
最大最大
输入
产量
公差
DRIVE
在SX设备由Actel的FPGA行的全力支持
开发工具,包括Actel的台式机系列
设计优势的工具。 Actel的台式机系列是
集成的设计环境,个人电脑,包括设计
输入,仿真,综合和布局布线工具。
设计师的优势, Actel的FPGA套件开发
个人电脑和工作站点工具,包括ACTgen
宏生成器,设计器DirectTime时序驱动
布局布线和分析工具,以及器件编程
软件。
此外, SX器件包含ActionProbe电路
这提供了内置的访问每个节点的设计,
使得100%的实时观察的分析
器件的内部逻辑节点没有设计迭代。该
探头电路是由硅探险家型II ,是访问
易于使用的集成的验证和逻辑分析工具
可在100MHz (异步)或66 MHz的采样数据
(同步) 。硅探险家型II连接到PC的
标准COM口,把PC变成一个功能齐全
18通道逻辑分析仪。硅探险家型II可
设计人员完成设计验证过程在
他们的书桌和减少几个小时的验证时间
每个循环只有几秒钟。
5.0V
5.0V
3.3V 5.0V 5.0V
A54SX16 - P具有三个不同的项,因为它是能够
既是3.3V和5V的驱动器。
8
v3.1