位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1616页 > A54SX08-3BG208PP > A54SX08-3BG208PP PDF资料 > A54SX08-3BG208PP PDF资料1第6页

54SX系列FPGA
R-细胞
ROUTED
数据输入S1
D0
D1
PSETB
直接
CONNECT
输入
D2
D
Q
Y
D3
C-细胞
S0
Y
Sa
Sb
HCLK
CLKA ,
CLKB ,
内部逻辑
中正
CKP
CLRB
DB
A0
B0
A1
B1
第1组
第2组
第2组
第1组
1型SuperCluster的
图4 -
集群组织
RO UT以g再这样你们 CE s
2型SuperCluster的
集群和超星系团可通过连接
使用两个创新本地路由资源被称为
快速连接
和
的DirectConnect ,
这使极
模块内的快速和可预测的互连
集群和超星系团(图
5
和
图6
第7页) 。
这种路由体系结构还大大减少了
完成电路所需的反熔丝的数量,
确保尽可能高的性能。
的DirectConnect是一个水平布线资源,提供
在一个给定的从C -细胞连接到其相邻的R-细胞
SuperCluster的。的DirectConnect使用硬连线信号路径
不需要可编程互连以实现其
小于0.1毫微秒快速信号传播时间。
快速连接实现任意两个之间的水平布线
给定SuperCluster的和垂直的内部逻辑模块
立即与它下面的SuperCluster的路由。只
一个可编程连接是用在快速连接
路径,提供0.4 ns(最大值)引脚到引脚的传播。
除了DirectConnect和快速连接,所述
架构利用两个面向全球路由
被称为分段的路由和高驱动资源
路由选择。 Actel的分段路由结构提供了一个
各种轨道的长度之间非常快速的路由
超星系团。轨道长度的精确组合
每个路径中的反熔丝的选择是通过在100%的
自动布局布线软件,最大限度地减少信号
传播延迟。
Actel的高驱动路由结构提供三个时钟
网络。第一个时钟,称为HCLK ,是硬连接,从
的HCLK缓冲到时钟选择MUX中的每一个R -细胞。这
提供了一种快速传播路径的时钟信号,
使的3.7 ns的时钟到输出(引脚到引脚)的性能
在SX设备。硬接线时钟被调谐,以提供
时钟歪斜低至0.25纳秒。剩余的两个时钟
( CLKA , CLKB )是可以从源全局时钟
外部管脚或从SX内的内部逻辑信号
装置。
6
v3.1