
PI7C8150
双端口PCI至PCI桥接器
超前信息
该数据是通过专用的输入信号, MSK_IN输入。
移位寄存器的电路是没有必要的PI7C8150的正确操作。这种转变
注册可以消除, MSK_IN可以连接到低电平,使所有辅助时钟
输出或连接到高电平以强制所有辅助时钟输出高电平。表11-2所示
串行数据流的格式。
表11-2 。 GPIO串行数据格式
位
[1:0]
[3:2]
[5:4]
[7:6]
[8]
[9]
[10]
[11]
[12]
[13]
[14]
[15]
描述
时隙0 PRSNT #[ 1:0]或设备0
时隙1 PRSNT #[ 1:0]或装置1
时隙2 PRSNT #[ 1:0]或装置2
插槽3 PRSNT #[ 1:0]或设备3
设备4
装置5
设备6
装置7
8设备
PI7C8150 S_CLKIN
版权所有
版权所有
S_CLKOUT
0
1
2
3
4
5
6
7
8
9
NA
NA
第8位包含PRSNT #[ 1:0]为四个时隙的信号值,并且这些位控制
该S_CLKOUT [3:0 ]输出。如果一个或两个的PRSNT #[ 1:0]信号是0时,即
表示卡片存在于时隙,因此,对于该时隙的第二个时钟信号是
没有被屏蔽。如果这些时钟被连接到设备,而不是狭槽的一个或两个的位
应接低电平,使时钟。
接下来的5位时钟面具的设备;每个位使能或禁止时钟
一个设备。这些位控制S_CLKOUT [ 8 : 4 ]输出: 0使时钟和1
禁止时钟。
位13是时钟使能位S_CLKOUT [9 ],它被连接到PI7C8150的
S_CLKIN输入。
如果需要的话, S_CLKOUT输出槽,设备和PI7C8150的分配
S_CLKIN输入可以从这里显示的分配进行重新排列。然而,这是
重要的是,该串行数据流的格式相匹配S_CLKOUT的分配。
8至少显著位被连接到PRSNT #引脚的插槽。未来5位
被拉高,禁用它们各自的子钟,因为这些时钟都没有
连接到任何东西。下一位是绑低,因为该辅助时钟输出
连接到PI7C8150 S_CLKIN输入。当二次复位信号, S_RST_L ,是
检测到的断言和主复位信号, P_RST_L ,检测无效状态, PI7C8150
驱动GPIO [2]低一个周期到时钟掩模输入加载到移位寄存器。上
在下一个周期, PI7C8150驱动GPIO [ 2]高以执行换档操作。此将这个
时钟面具到MSK_IN ;最显著位被移入第一和至少
显著位被移入最后。
换档操作完成后, PI7C8150三态GPIO信号后,可以撤消AC
S_RST_L如果辅助复位位被清零。 PI7C8150则忽略MSK_IN 。控制
对GPIO信号,现在恢复到PI7C8150 GPIO控制寄存器。时钟禁用面膜
随后可以通过配置写命令到二次改性
时钟控制寄存器中的特定于设备的配置空间。
57
2002年8月22日 - 修订版1.02