
HI7191
要认识到,用户可以中断数据是很重要的
在传输字节边界。也就是说,如果在指令寄存
对于一个3字节传输器调用和CS后,只有一个是无效的
字节已转移时, HI7191 ,重新激活时,会
寻找之前继续执行剩余的两个字节
下一个指令寄存器写入周期。
需要注意的是输出不会立即在去三态
CS无效在自时钟模式读取操作。在
情况下的CS即将停止时的读出周期中的输出
继续开车后的最后一个数据传送至。在
案件的CS在时钟摆摊时间不活动花费1 OSC
1
周期加上传播延迟(最大值)的输出被禁止。
I / O端口引脚说明
该串行I / O端口是用于向一个双向端口
读出的数据寄存器和读或写的控制寄存器
和校准寄存器。端口包含两个数据线,
同步时钟,和一个状态佛罗里达州股份公司。图12示出了
图串行接口线。
数据输出
双向数据
口的时钟
芯片选择
设备状态
时钟模式
SDO
SDIO
SCLK
HI7191
CS
DRDY
模式
CS
- 片选。这个信号是低电平有效的输入是
允许多个设备上的相同的串行通信
灰线。在SDO和SDIO会去高阻抗
状态时,该信号为高。如果在任何驱动为高电平
通信周期,该周期将暂停,直到CS
重新激活。片选可以在系统中捆绑的低
保持SCLK的控制权。
DRDY
- 数据就绪。这是从输出状态佛罗里达州股份公司
设备信号的数据输出寄存器已
更新了新的转换结果。 DRDY是作为一个有用的
边沿或电平敏感中断信号到微处理器或
微控制器。 DRDY低表明,新的数据是可用的
在数据输出寄存器。 DRDY将归到高
一个完整的数据输出寄存器完成读周期。
模式
- 模式。该输入用于同步的之间进行选择
理性的自时钟模式( “1” )或外部同步
时钟模式( “0” ) 。当此引脚连接到V
DD
串行
端口是CON连接gured在同步自时钟模式
其中,同步移位时钟(SCLK)的串行端口
由HI7191产生的,并具有OSC的频率
1
/8.
当该引脚连接到DGND串口CON连接gured的
同步外部时钟模式,其中同步的
由外部产生的串行端口的常识移位时钟
设备高达5MHz的最大频率。
编程串行接口
它认为, HI7191接口而言是非常有用的
通信周期。各通信周期发生
在2阶段。每一个通信周期的第一个连接阶段
是一个指令字节的写入。第二阶段是
数据传输由指令字节中所述。这是
重要的是要注意,在通信周期中的该第2阶段
可以是单字节或数据的一个多字节传送。为
例如, 3个字节的数据输出寄存器可以读
使用一个多字节的通信周期而不是三个
单字节通信周期。它是由用户
保持同步与数据传输。如果
系统处理器“迷失”恢复的唯一方法是
重置HI7191 。图14示出了两个2线和一
3线的数据传输。
几种格式都可以读取和写入
该HI7191登记在2线和3线两种协议。
1> ( BD :这些格式中的一部分是由CR<2控制
与MSB),其中控制字节方向和位阶位
数据传输的分别。这两个比特可被写入
在任何组合,但只有两个最有用将显示
在这里讨论过。
图11. HI7191串行接口
SDO
- 串行数据输出。数据是使用那些本线读
协议来与不同的行中,用于发送和接收
数据。这样的标准的例子是摩托罗拉系列
使用68HC05和68HC11外围接口(SPI)
系列微控制器,或其它类似的处理器。在
如果使用上的SDIO双向数据传送的时,SDO确实
不输出数据,并设定在高阻抗状态。
SDIO
- 串行数据或缩小。数据总是写入
设备上的这条线。然而,这条线可以被用作一个bidi-
rectional数据线。这是通过适当地建立完成
控制寄存器。在这条线的双向数据传输可以
与英特尔标准的串行接口使用( SSR ,模式0 )
在MCS51和MCS96系列单片机,或其他
类似的处理器。
SCLK
- 串行时钟。串行时钟引脚被用于同步
nize数据和从HI7191和运行该端口状态
机。在同步外部时钟模式下, SCLK为
CON组fi gured作为输入,由用户提供的,并可以运行
达5MHz的速率。在同步自时钟模式,
SCLK为CON连接gured为输出和运行在OSC
1
/8.
29
OSC
1
CS
33
37
41
45
89
121
125
SCLK
图12. SCLK输出在自时钟模式
1911