
HI7131 , HI7133
模拟部分说明
图5A示出了模拟部分的一个简化的框图
的HI7131和HI7133 。该电路执行基本
双斜率整合阶段。此外,设备
采用2所谓的“自动调零”的其他阶段,
“零整合” 。该器件接受差分输入信号
和参考电压。还有,有一个参考电压
产生这台V低于普通引脚2.8V +
供应量。一个完整的转换周期被分成
以下四个阶段:
1.
2.
3.
4.
自动调零( A / Z)
信号积分( INT )
Deintegrate或参考电压积分( DE ± )
零集成( ZI )
在不同阶段的典型积分器输出电压
在显示“设计信息汇总表”,这
积分器的输出是负的输入和被称为IN LO 。
对于正输入积分器的输出将变为负的。
数字部分说明
图6示出的数字部分的框图
HI7131 。该图显示了时钟发生器,控制
逻辑,计数器,锁存器和显示译码器驱动程序。一
内部数字地由一个6V稳压二极管产生的
和大P沟道源极跟随器。这种供应是capa-
BLE的吸收比较大的容性电流时,
LCD背板( BP)和段驱动器切换。
显示驱动器
一个典型的段输出驱动器由P沟道和
N沟道MOSFET 。
一个LCD包括一个底板(BP)和段。 BP
覆盖下段整个地区。由于该
在LCD的性质,应该由方波驱动。
血压频率的时钟频率除以800。
三次读数/秒,这是一个60Hz的方波与
5V标称幅度。这些段在从动
相同的频率和幅度,并且在相同的BP
当关,但是出来的时候相接通。在所有情况下可以忽略不计
直流电压存在跨段。极性指示灯
化是“ON”对于负模拟输入。如果在LO和HI中的
逆转,该指示也可以颠倒过来,如果需要的话。
该HI7131是直接显示驱动(与复用)和
在每个数字每段都有自己的段驱动器。该
显示字体和显示都在段分配
也示于图6 。
图6示出的数字部分的框图
HI7133 。该图显示了时钟发生器,控制
逻辑,计数器,锁存器和显示译码器驱动程序。该
数字电路的电源电压是V +和GND。
显示驱动器
一个典型的段输出由一个P沟道和一个
N沟道MOSFET 。这种配置是专为驱动
共阳极LED显示器。额定吸收电流为
每个段是8毫安,仪器大小的典型值
共阳极LED显示器。该驱动程序千元
数字是两倍大,其他段,可以吸收16毫安
因为它实际上是驾驶2段。吸收电流为
极性司机7毫安。的极性驱动是对
负输入。该HI7133是直接显示驱动(与
复用),并在每个数字每段都有自己的段
换货驱动程序。显示字体和段分配
在显示器上也示于图7 。
时钟发生器
时钟发生器电路基本上包括2的CMOS
逆变器和一个分频计数器4 。它被设计成用于
在2个不同的基本CON连接gurations 。
数字控制模拟开关指示相应
用于转换的各相的信号。
自动调零阶段
在自动归零三件事情发生。首先,在HI是断开
从设备内部电路连接的和内部
短接至IN LO 。第二,参考电容是
充电到基准电压。第三,一个反馈回路是
系统自动调零电容充电围绕关闭
C
AZ
和集成电容C
INT
以补偿偏移
电压的缓冲放大器,积分器和比较器。
由于比较器包括在环中,A / Z精确
活泼的仅由系统的噪声的限制。在任何情况下,
偏移量折合到输入端小于10μV 。
信号积分阶段
在信号积分的自动调零环路被打开并且
内部输入高电平连接至外部引脚。该
转换器则集成了之间的电压差
HI和LO中的一个固定时间。这个差分电压可以是
宽输入共模范围内:达到1V从
任一电源。在此阶段结束时,对极性
合并的信号被确定。
DEINTEGRATE相
在这个阶段,在LO和内部投入高的
之前充电的参考电容跨接。
芯片内的桥式电路,确保了
电容会以正确的极性连接,使
积分器的输出返回到零。所需时间
返回到零的输出是正比于输入信号。
由于特定网络版之前,显示的数字阅读是:
V
INHI
–
V
INLO
DIGITA L读数
=
1000
--------------------------------------------------
.
V
REFHI
–
V
REFLO
零积分阶段
这个阶段被提供给消除超范围宿醉和
导致快速恢复从繁重的超量程。在这
相位的反馈回路系统由左右关闭
连接比较器输出到内部输入高电平。这
会放电的积分电容(C
INT
) ,使
积分器的输出返回到零。在这个阶段,为参考
EnCE的电容器也被连接到参考输入, charg-
荷兰国际集团到参考电压。
3-1836