
Genesis Microchip公司
gm5060 / gm5060 -H数据表
4.2硬件和软件复位
4.2.1硬件复位
硬件复位是通过保持RESETN引脚为低电平后,最低为1μs的执行
电源电压是稳定的,如示于图9, TCLK输入(参见上述时钟选项)
一定期间以及复位之后被应用。当复位周期结束和RESETN是DE-
断言,该gm5060遵循一个内部电源顺序:
1.所有类型的所有寄存器复位到其默认状态
2.每个时钟域的内部复位。复位期间保持有效64本地时钟
域循环继去断言RESETN的。
3. OCM_CLK域工作在这一时期的T_CLK频率。
4. RCLK PLL的内部产生一个10倍的输出时钟( TCLK从参考) 。
5. IC将等待RCLK PLL锁定,然后切换OCM_CLK到引导
选择的时钟。
6. OCM将开始,如果自举硬件复位后开始运作经营,
否则,它仍然在复位状态,直到寄存器使能。
4.2.2软件复位
软件复位通过编程HOST_CONTROL寄存器位进行SOFT_RESET
='0' 。该SOFT_RESET位会自明确为'0'复位完成后。以下
内部操作发生软件复位:
1.所有活动和状态寄存器( PA位即积极参与,和CRO和RO位,除非
另有说明)会被重置为其默认状态。待定和读/写寄存器保持
不受影响。 PA, CRO ,以及RO位定义如下:
PA
待定和积极的读写位。
两个寄存器是用来存储这些比特:一个待决寄存器和
积极的寄存器。挂起寄存器传送到活动寄存器的更新事件。该
每个PA寄存器时钟域在方括号“[]”中的寄存器列表显示(如
寄存器0x1B6 DISPLAY_CONTROL PA [ DP_CLK ]将更新上更新事件积极参与
同步到DP_CLK的上升沿)。
只有主动寄存器的内容会影响芯片的功能。当前的寄存器位被清'0' ,
除非另外指明,通过软件或硬件复位。挂起寄存器位才会被清除
通过硬件复位,并且可以在任何时候被覆盖。
CRO
可清除只读状态位。
这些都是只读可清“0”时,寄存器
改写为“1” 。这种类型的最常用的中断状态寄存器。这些都是
通过软件和硬件复位清零“ 。
只读状态位。
这些都是只读寄存器。如果企图是不会发生任何影响到芯片
做写入这些位
RO
2.在gm5060每个时钟域的内部复位64本地时钟域周期,前
在返回到正常操作。
软件复位不会复位RCLK PLL , PLL FCLK的模拟组件, SDDS ,
DDDS , DVI ,或ADC模块。软件复位不影响IFM 。
2002年2月
17
C5060-DAT-01G