
10位5 10MSPS ADC
封装引脚说明
I / O
TYPE
AI
AI
AB
AP
AG
AG
AI
DI
AB
DI
PP
PG
DI
AO
AO
BW1218L
号
2
3
5
6, 7
8
9, 10
11
15
16
17
18
19
20
21
22
名字
VREF
AGND
CML
VDDA
vbba
VSSA
AINT
SPEEDUP
ITEST
STBY
VDDR
VSSR
CKIN
TEST1
TEST2
引脚说明
参考电压( 3.2V )
模拟地为参考
NC
CON组fi guration
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
VDDD
VDDD
VSSD
VSSD
VBBD
STCB
EOC
NC
NC
NC
NC
NC
DO[9]
DO[8]
DO[7]
DO[6]
DO[5]
DO[4]
DO[3]
DO[2]
DO[1]
DO[0]
NC
特里斯特
内部偏置点
模拟电源( 3.3V )
VREF
AGND
模拟子系统偏置
模拟地
模拟输入( 0.0V 3.0V )
VDD =加速, GND =正常
开放=使用内部偏置电路
VDD =省电(待机) ,
GND =正常
PAD电源( 3.3V )
地垫
采样时钟输入
监测( TEST )细胞中Pin1 ,
GND =正常
监测( TEST )细胞PIN2码
GND =正常
三态缓冲器输入
VDD =高阻抗,
GND =正常
NC
CML
VDDA
VDDA
vbba
VSSA
VSSA
AINT
NC
NC
NC
SPEEDUP
ITEST
STBY
BW1218L
37
36
35
34
33
32
31
30
29
28
27
26
25
25
特里斯特
DI
VDDR
VSSR
CKIN
TEST1
TEST2
NC
NC
27
28~5
36
42
43
44
45, 46
47, 48
DO[0]
DO [1 : 8 ]
DO[9]
EOC
STCB
VBBD
VSSD
VDDD
DO
DO
DO
DO
DI
DG
DG
DP
数字输出( LSB )
数字输出
数字输出( MSB )
转换结束信号
启动转换信号
数字亚偏差
数字GND
数字电源( 3.3V )
笔记
1. I / O型的PP和PG表示PAD电源和地垫分别
美国证券交易委员会ASIC
9/12
混合