
KT8554B/7B
1芯片编解码器
时序特性
(除非另有说明,V
CC
= 5.0
±5%,
V
BB
= -5.0V
±5%,
GNDA = 0V ,TA = 0
o
C至70
o
℃;典型特征
在V指定
CC
= 5.0V, V
BB
= -5.0V , TA = 25
o
℃;所有信号参考GNDA 。 )
特征
符号
测试条件
取决于所用的设备和
BCLK
R
/ CLKSEL引脚。
MCLK
X
和MCLK
R
t
PB
= 488ns
t
PB
= 488ns
龙镜架
短帧只
龙镜架
负载= 150pF的加2 LSTTL负载
负载= 150pF的加2 LSTTL负载
50
0
0
80
0
180
140
165
民
典型值
1.536
1.544
2.048
50
50
最大
单位
兆赫
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
主时钟频率
升到位时钟的时间
秋季位时钟的时间
保持时间从位时钟
低到帧同步
保持时间从位时钟
高帧同步
设置时间从帧同步
以位时钟低
从BCLK延迟时间
X
高
到数据有效
延迟时间为TS
X
低
从BCLK延迟时间
X
低
数据输出禁用
延迟时间从有效数据
FS
X
或BCLK
X
为准
说到后来
建立由D-时间
R
有效期至
BCLK
R / X
低
从BCLK保持时间
R / X
低
到D
R
无效
建立由FS时间
X / R
to
BCLK
X / R
低
宽度主时钟高
宽度主时钟低
上升主时钟的时间
秋季主时钟的时间
设置时间从BCLK
X
高
(和FS
X
在长帧同步
模式) MCLK
X
下降沿
位时钟周期
宽位时钟高
宽位时钟低
f
MCK
t
R( BCK )
t
F( BCK )
t
H( LFS )
t
H( HFS )
t
SU ( FBCL )
t
D( HDV)
t
D( TSXL )
t
D( LDD )
t
D( VD )
C
L
= 0pF到150pF的
20
165
ns
t
SU ( DR BL )
t
H( BL DR )
t
SU ( FBLS )
t
W( MCKH )
t
W( MCKL )
t
R( MCK )
t
F( MCK )
t
SU ( BHMF )
t
CK
t
W( BCKH )
t
W( BCKL )
V
IH
= 2.2V
V
IL
= 0.6V
短帧同步脉冲(1或2位
时钟周期长) (注1)
MCLK
X
和MCLK
R
MCLK
X
和MCLK
R
MCLK
X
和MCLK
R
MCLK
X
和MCLK
R
在领先之后,第一个位时钟
FS的边缘
X
50
50
50
160
160
50
50
ns
ns
ns
ns
ns
ns
ns
485
160
160
488
15,72
5
ns
ns
ns