
Intel386
TM
SX微处理器
当英特尔386 SX微处理器发出新
总线周期的定义和地址
共同的地址总线数据总线和所有阿索
ciated控制信号被简称为“所述
公交车“当活跃的公交车进行公交车之一
以下周期
从内存空间1阅读
从内存空间2已锁定读
3写入内存空间
4锁定写入存储空间
5读取从I O空间(或协处理器)
6写入I O空间(或协处理器)
7中断应答(始终处于锁定状态)
8指示停止或显示关机
表5图2示出在总线周期的编码defi-
nition信号,每个总线周期见
总线周期
清信号
了解更多信息
当英特尔386 SX微处理器总线不
执行中列出的活动之一以上是EI型
疗法空闲或保持应答状态,
可以从外部检测到的空闲状态可以是
确定由英特尔386 SX微处理器捐赠
在它的地址选通输出没有进一步的说法
(ADS),因为它的最近公共汽车的开始
周期和最近的总线周期已经被
终止持有确认状态标识
由英特尔386 SX微处理器声称其持有
确认( HLDA )输出
总线活动的最短时间单位是总线状态的
总线状态是一个处理器时钟周期( 2 CLK2
周期)在时间一个完整的数据传输发生
在总线周期的两个或更多总线构成
国
最快的英特尔386 SX微处理器总线周期
只需要两个总线状态,例如3
连续的总线读循环,每个由两个
总线状态示由图5 4所述的总线状态
在每个循环中被命名为T1和T2的任何存储器或
我O地址可以由这样的两个国家进行访问
总线周期,如果外部硬件足够快
240187– 20
最快的流水线总线周期由T1P和T2P的
图5最快的读取周期,流水线地址时序
47