
Intel386
TM
SX微处理器
如果指令加载堆栈段稳压
存器的中断不处理,直到后
下面的指令,该指令应该是一个
ESP这使得整个堆栈指针是
无中断负载
如果一个指令将中断标志(启用
中断)中断不被处理,直到
下一条指令后
最长潜伏期发生中断时重新
到达任务而英特尔386 SX Microproces-
SOR正在执行一个长指令,如乘法
阳离子师或任务切换受保护
模式
4保存标志寄存器CS和EIP寄存器
5如果中断服务程序需要一个任务切换
时间必须被允许用于任务切换
6如果在中断服务程序保存的寄存器,
不会自动保存的英特尔386 SX
微处理器
RESET
该输入信号中止进行中的任何操作
并把英特尔386 SX微处理器的
已知的复位状态英特尔386 SX微处理器
是通过RESET 15以上CLK2重置
请求之前,期间( 80个或更多CLK2周期
自检),当复位激活其它所有的输入引脚
除了FLT被忽略,所有其他的总线引脚
驱动到总线空闲状态,如表5如
复位和保持都是活跃在某个时间点
复位优先,即使英特尔386 SX微
处理器是前一个保持应答状态
重新活跃
RESET是高电平有效电平敏感同步的
理性的信号建立和保持时间t
25
和T
26
必须
为了保证正确的操作来满足
英特尔386 SX微处理器
表5引脚状态(总线空闲)在复位
引脚名称
ADS
D
15
–D
0
BLE BHE
A
23
–A
1
W R
D C
M IO
LOCK
HLDA
复位过程中的信号电平
1
FL燕麦
0
1
0
1
0
1
0
物理地址比对任何字节边界可
使用,尽管两个物理总线周期是针对每个
形成所需的对齐操作转账
英特尔386 SX微处理器的地址信号
旨在简化外部系统硬件
高阶地址位由A提供
23
– A
1
BHE和BLE提供线性选择两个
16位数据总线的字节
字节使能输出BHE和BLE断言
当涉及其相关联的数据总线的字节
与本总线周期如表5 6列出
表5 6字节使能和相关数据
和操作数字节
字节使能
信号
BLE
BHE
相关数据总线信号
D
7
–D
0
(字节0
D
15
–D
8
( 1字节
至少显著)
最显著)
每个总线周期包括至少两个总线
国家每个总线状态,需要一个处理器时钟
期间的其他总线状态添加到单个总线
周期被称为等待状态见
5 4公交车
功能说明
5 3内存和I O空间
总线周期可以访问的物理内存空间或
在系统中的IO空间外围设备可以EI-
疗法进行内存映射或I O映射或两者
如图5 3物理存储器地址
范围从000000H至0FFFFFFH ( 16兆字节)
从000000H I O地址00FFFFH
( 64千字节)注意所用的I O地址
自动I O周期的协处理器通讯
化是8000F8H到8000FFH超越地址
可编程I O的范围内,以方便一代
使用A协处理器芯片选择信号
23
和M IO信号
5 4总线功能说明
英特尔386 SX微处理器具有独立的杆
等位基因总线进行数据和地址数据总线是16位
在宽度和双向地址总线亲位
志愿组织使用23的信号为23向上的24位值
每个地址位和第2字节使能信号,以
直接显示当前的字节,这些巴士
解释和控制的几个定义显
的NAL
每个总线周期的定义是由三个定
信号M IO
W R和D C
在相同的
时间内的有效地址存在于该字节使能
和其他地址
信号BHE和BLE
信号
23
–A
1
状态信号ADS
指示
45
5 2总线传输机制
所有的数据传输发生的一个或多个的结果
总线周期字节和字的逻辑数据运算
长度可在不上限制转印