添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符F型号页 > 首字符F的型号第374页 > FN4871 > FN4871 PDF资料 > FN4871 PDF资料1第1页
HIP6502B
TM
数据表
2000年5月
网络文件编号
4871
多元线性电源控制器
ACPI控制接口
该HIP6502B补充要么是HIP6020或
HIP6021在ACPI兼容设计的微处理器和
计算机应用。该IC集成了四个线性
控制器/稳压器,开关,监控和控制
功能集成到一个20引脚SOIC封装。一个线性控制器
产生3.3V
/3.3V
SB
从ATX电压层
电源的5VSB输出,供电南桥和
通过睡眠时外部旁路晶体管PCI插槽
状态( S3 , S4 / S5 ) 。第二晶体管用于切换在
S0和S1 / S2在ATX 3.3V输出操作
(有源)的运行状态。两个线性控制器/稳压器
供给在选择的任一个或两者的计算机系统的
通过外部通2.5V或3.3V内存供电
晶体管的活动状态。在睡眠状态,综合
通过晶体管的供电电源的睡眠。另一个控制器
上电时的5V
由ATX 5V交换平面
输出活动状态,而ATX 5VSB的睡眠状态。
一个内部稳压器输出一个专用的,无噪声2.5V
时钟芯片供应。该HIP6502B的操作模式(主动
输出或睡眠输出)可选择通过两个数字
控制管脚, S3和S5 。启用的休眠状态的支持
5V
输出通过EN5VDL引脚提供。在主动
状态,在3.3V
和3.3V
纪念品
线性稳压器使用
外部N沟道MOSFET的通连接输出
直接由ATX (或同等学历)提供的3.3V输入
电源,用于最小的损失。在睡眠状态下,功率
交货两个输出传送到NPN晶体管 -
外部的3.3V控制器
内部的
3.3V
纪念品
。在2.5V工作状态调节
纪念品
输出
通过外部NPN晶体管执行。在睡眠
状态下,导通于该输出传送到一个内部
通过晶体管。在5V
输出是通过两个电
外部MOS晶体管。在睡眠状态中,PMOS (或PNP )
晶体管导通的ATX 5VSB输出电流;
而在活性状态下,电流溢流转移到一个NMOS
晶体管连接到ATX 5V输出。的操作
在5V
输出不仅受的状态决定
S3和S5的引脚,但该EN5VDL销的为好。该
3.3V
/3.3V
SB
只要将ATX输出有效
5VSB电压被施加到芯片上。在2.5V
CLK
输出
S0和S1 / S2的过程中才有效,并且使用3V3引脚作为
输入源为内部旁路元件。
特点
提供5 ACPI控制的电压
- 5V
USB /键盘/鼠标(主动/睡眠)
- 3.3V
/3.3V
SB
PCI /辅助/ LAN (主动/睡眠)
- 2.5V
纪念品
RDRAM (主动/睡眠)
- 3.3V
纪念品
SDRAM (主动/睡眠)
- 2.5V
CLK
时钟/处理器端接(仅活动)
出色的输出电压调节
- 3.3V
/3.3V
SB
输出:
±2.0%
超温;
睡眠状态下,只有
- 2.5V
纪念品
和3.3V
纪念品
输出:
±2.0%
过度
温度;这两种操作状态( 3.3V
纪念品
in
每天只睡)
- 2.5V
CLK
输出:
±2.0%
过温
·小尺寸
- 非常低外部元件数量
双内存电压支持通过MSEL引脚
- 2.5V的RDRAM内存
- 3.3V的SDRAM内存
- 两个2.5V和3.3V的灵活的系统
欠压监测的所有输出与集中
故障报告和温关断
应用
主板电源调节为ACPI兼容
电脑
引脚
HIP6502B
( SOIC )
顶视图
20 MSEL
19 DRV2
18 5V
17 12V
16 SS
15 5VDL
14 5VDLSB
13 DLA
12 FAULT
11 GND
VSEN2
1
5VSB 2
VSEN1 3
3V3DLSB 4
3V3DL 5
VCLK 6
3V3 7
EN5VDL
S3
8
9
订购信息
产品型号
HIP6502BCB
HIP6502BEVAL1
温度。
RANGE (
o
C)
0到70
20 Ld的SOIC
PKG 。
M20.3
S5 10
评估板
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143
|
Intersil的设计是Intersil Corporation的注册商标。
|
版权
Intersil公司2000
首页
上一页
1
共14页

深圳市碧威特网络技术有限公司