
飞利浦半导体
产品speci fi cation
(67 + 1)
×
102像素矩阵LCD驱动器
10.1.3
S
馅饼和停止条件
PCF8813
线,而时钟为高电平被定义为起始
条件(S ) 。数据线从低到高的转变
而时钟为高电平被定义为停止
条件( P) 。
数据和时钟线保持高电平时,总线不
忙(参照图27 ) 。数据的高到低转换
手册,全页宽
SDA
SDA
SCL
S
启动条件
P
停止条件
SCL
MBC622
开始图27的定义和停止条件。
10.1.4
A
CKNOWLEDGE
每个8位字节后跟一个应答位
(参见图28 ) 。确认位为高信号换上
由发射器的总线,在此期间主
产生一个额外的应答时钟脉冲。
这是写给必须产生一个从接收器
每个字节的接收后确认。还
主机接收器必须生成后的一个确认
接待处已同步输出的每个字节
从机发送。 ,承认必须在设备
应答时钟在下拉SDA线
脉冲,使SDA线是在高稳定低
的应答时钟脉冲(设定时间,且
保持时间必须加以考虑) 。一个主
接收机必须的数据的结束信号到该发射机通过
不产生应答于具有最后一个字节
已同步输出的奴隶。在这种情况下发射
必须保持数据线为高电平,使主人
产生一个停止条件。
手册,全页宽
数据输出
由发射器
无应答
数据输出
通过接收器
应答
从SCL
主
S
开始
条件
时钟脉冲
承认
MBC602
1
2
8
9
图28确认了I
2
C总线。
2004年3月5日
24