
FLEX 10K嵌入式可编程逻辑系列数据手册
表122. FLEX 10K引脚输出( 3×3部分)
引脚名称
503针PGA
EPF10K100
–
–
注(1)
599针PGA
EPF10K130V
EPF10K250A
600引脚BGA
EPF10K100A
D1,D2, D3, E1,E3 , -
E4, E32 ,F1, F2,F3
F4, G1,G2, G3,G4
G5 ,H5, D33 , D34 ,
D35 , E33 , E34 , E35 ,
F32 , F33 , F34 , G31 ,
G32, G33, G34, G35,
H31 , AB31 , AB32 ,
AB33 , AB34 , AC31 ,
AC32 , AC33 , AC34 ,
AC 35 , AD31 , AD32 ,
AD33 , AD34 , AE33 ,
AE34 , AE35 , AH5 ,
AJ2 , AJ3 , AJ4 , AJ5 ,
AK1 , AK2 , AK3 , AK4 ,
AK5 , AL1 , AL2 , AL4 ,
AM1 , AM2 , AM3
(15)
406
470
600引脚BGA
EPF10K130V
EPF10K250A
无连接(北卡罗来纳州)
总用户I / O引脚406
(8)
注释表:
(1)
(2)
(3)
(4)
(5)
(6)
(7)
(8)
(9)
(10)
(11)
(12)
470
(13)
(14)
(15)
所有引脚未列出的用户I / O引脚。
该引脚是一个专用引脚;这是不是可以作为用户I / O引脚。
该管脚可被用作用户I ,如果它不被用于其设备的全或构造函数/ O引脚。
该引脚可作为配置后,用户I / O引脚。
该引脚为三态在用户模式。
可选的JTAG管脚
TRST
是不是在100针或144引脚TQFP封装使用。
从任何其他设备传输到EPF10K10或EPF10K10A设备时保持引脚兼容
208引脚PQFP和256引脚FINELINE BGA封装,不使用这些引脚作为用户I / O引脚。
用户I / O引脚数包括专用输入管脚,专用时钟引脚,并且所有的I / O引脚。
从任何其他设备中的356引脚BGA转移到EPF10K30器件时,要保持引脚兼容
或484引脚FINELINE BGA封装,不使用这些引脚作为用户I / O引脚。
从任何其他设备中的484引脚传送到EPF10K50V设备时保持引脚兼容
FINELINE BGA封装,不使用这些引脚作为用户I / O引脚。
从EPF10K100在503针PGA封装转移到EPF10K70时,要保持引脚兼容性,
不使用这些引脚作为用户I / O引脚。
该引脚显示ClockLock和ClockBoost电路的状态。当ClockLock和ClockBoost电路
被锁定到输入的时钟,并产生一个内部时钟,
LOCK
驱动为高电平。
LOCK
依然很高,如果一个周期
时钟将停止计时。该
LOCK
功能是可选的;如果
LOCK
输出不使用时,该引脚为用户I / O引脚。
该引脚驱动ClockLock和ClockBoost电路。
该引脚是电源或接地的ClockLock和ClockBoost电路。以确保噪声电阻,功率
和地面供给ClockLock和ClockBoost电路应该从电源线和地线的分离
其余的器件。
从其它设备中的600引脚BGA转移到EPF10K100A设备时保持引脚兼容
包,不要使用这些引脚作为用户I / O引脚。
136
Altera公司。