
DC和逻辑电气特性
(续)
以下规格适用于AGND = DGND = DGND
I / O
=0V,
V
A
=V
D
=+5.0V
DC
, V
DI / O
= + 5.0或+ 3.3V
DC
, V
在REF
= +2.0V
DC
,
f
MCLK
= 24MHz的,R
s
=25.
黑体字限额适用于对于T
A
=T
J
=T
民
给T
最大
;所有其他限制牛逼
A
=T
J
= 25°C 。 (注7 & 8 )
符号
参数
条件
工作,V
DI / O
=5.0V
待机,V
DI / O
= 5.0V
工作,V
DI / O
=3.3V
待机,V
DI / O
= 3.3V
典型
(注9 )
12
5
2
0.3
范围
(注10 )
30
20
10
3
单位
(限量)
毫安(最大)
毫安(最大)
毫安(最大)
毫安(最大)
I
DI / O
数字I / O电源电流
AC电气特性, MCLK独立
以下规格适用于AGND = DGND = DGND
I / O
=0V,
V
A
=V
D
=V
DI / O
=+5.0V
DC
,
V
在REF
= +2.0V
DC
, f
MCLK
=24MHz,
t
MCLK
=1/f
MCLK
, t
r
=t
f
=5ns,
R
s
=25, C
L
(数据总线负载) = 50pF的/针。
黑体字限额适用于对于T
A
=T
J
=T
民
给T
最大
;所有其他限制牛逼
A
=T
J
= 25°C 。 (注7 & 8 )
符号
参数
最大MCLK频率
最低MCLK频率
MCLK占空比
系数数据锁存之前有效
OCLK或者GCLK的边缘
锁定后的系数数据举行
OCLK或者GCLK的边缘
系数数据锁存之前有效
OCLK或者GCLK的边缘
锁定后的系数数据举行
OCLK或者GCLK的边缘
瑞星GLCK的到下降沿
平等机会委员会( GCLK作为输出)
瑞星GLCK的到下降沿
OCLK ( GCLK和OCLK作为
输出)
平机会上升边缘到上升沿
OLCK ( OCLK作为输出)
瑞星OLCK的到下降沿
GLCK ( GCLK和OCLK作为
输出)
平机会上升边缘到下降沿
GLCK ( GCLK作为输出)
RD或RD_PIXEL低到D0 -D9数据
有效
RD或RD_PIXEL高D0 -D9数据
三州
RD和WR的CS设置
RD和WR CS后举行
D0 - D9数据上升沿之前有效。
WR的(设定时间)
GCLK和OCLK为
输出
GCLK和OCLK为
输出
GCLK和OCLK为
输入
GCLK和OCLK为
输入
条件
典型
(注9 )
范围
(注10 )
24
4
40
60
12
20
单位
(限量)
兆赫(分钟)
兆赫(最大)
% (分钟)
%(最大值)
NS (分钟)
f
MCLK
t
SETUP (OUT)
t
HOLD ( OUT )
t
SETUP ( IN)
t
HOLD ( IN)
t
GCLK -EOC
-10
0
NS (分钟)
0
5
NS (分钟)
0
5
NS (分钟)
2
ns
t
GCLK , OCLK
t
EOC- OCLK
2路公交车/ 2时钟模式
1
ns
2时钟模式
1
ns
t
OCLK - GCLK
2时钟模式
3
ns
t
EOC- GCLK
t
DACC
t
D1H , D0H
t
CS安装
t
CS保持
t
WR设置
2总线模式
2
ns
15
41
NS (最大值)
13
20
0
0
5
NS (最大值)
NS (分钟)
NS (分钟)
NS (分钟)
5
http://www.national.com