位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第2104页 > MC54-74HC354 > MC54-74HC354 PDF资料 > MC54-74HC354 PDF资料1第1页

摩托罗拉
半导体技术资料
8输入数据选择器/
多路数据和
地址锁存器和
三态输出
高性能硅栅CMOS
在MC54 / 74HC354是引出线的LS354是相同的。该装置
输入与标准CMOS输出兼容;与上拉电阻,
它们与LSTTL输出兼容。
该HC354选择八个锁存二进制数据输入中的一个,作为阻止 -
由地址输入开采。在数据输入的信息被存储
在透明的8位数据锁存器,当数据锁存使能引脚
高举。地址信息可以被存储在所述透明
地址锁存器,它是由高电平有效的地址,使能引脚使能。
该器件的输出置于高阻抗状态时,输出
使1为高电平时,输出使能2为高电平时,或输出使能3是低的。
在HC354具有时钟数据锁存器是不透明的。
MC54/74HC354
后缀
陶瓷封装
CASE 732-03
1
20
20
1
SUF科幻X
塑料包装
CASE 738-03
20
1
DW后缀
SOIC封装
CASE 751D -04
订购信息
MC54HCXXXJ
MC74HCXXXN
MC74HCXXXDW
陶瓷的
塑料
SOIC
输出驱动能力: 15输入通道负载
输出直接连接到CMOS , NMOS和TTL
工作电压范围: 2 6V
低输入电流: 1μA
CMOS器件的高抗噪声特性
符合JEDEC标准号7A要求
芯片的复杂性: 326场效应管或81.5等效门
逻辑图
8
D0
7
D1
6
D2
5
D3
4
D4
3
D5
2
D6
1
D7
引脚说明: 20引脚封装
( TOP VIEW )
D7 1
D6 2
D5 3
D4 4
D3 5
D2 6
20 VCC
19 Y
18 Y
17 OE3
16 OE2
15 OE1
14 A0
13 A1
12 A2
11
地址锁存器
启用
数据
输入
8–BIT
数据
LATCH
(反
父母)
8–BIT
MULTI-
多路复用器
3–STATE
产量
控制
19
18
Y
Y
3–STATE
数据
输出
D1 7
D0 8
数据锁存器9
启用
GND 10
数据锁存器9
启用
A0
地址
输入
14
13
A1
12
A2
地址
LATCH
(反
父母)
PIN 20 = VCC
PIN 10 = GND
地址锁存11
启用
OE1
产量
使
OE2
OE3
15
16
17
10/95
摩托罗拉公司1995年
1
第七版