添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第2140页 > MT90221AL > MT90221AL PDF资料 > MT90221AL PDF资料1第38页
MT90221
期间TXSYNC和位置VERI网络版的
每一个独立的传输块。状态位( 1元
中的链接)
TX同步状态
寄存器设置,如果
同步脉冲发生在一个意想不到的时间
在框架中。 TX模块将被重新调整与此
新的同步脉冲。
4.3.3中小学参考信号
提供两个输出引脚,以简化外部
使用外部PLL时所需的电路。这些
两个引脚, PLLREF0和PLLREF1 ,重新整理所有的
四个RXCK信号并驱动初级和
一个PLL由软件二次基准信号
控制权。请参考第8 ,应用笔记,为
例子。
4.3.4验证时钟的活动
该MT90221实现的电路,以确定
一个选定的时钟信号是否处于活动状态。这
特征被用来确保一个时钟操作
用它作为用于一个或多个发射源之前
链接。时钟源的身份进行校验网络版是
写入到
时钟活动
注册。的读
同一个寄存器的时钟指示的活动,如果第7位为“1” 。一
的'0'的位7的值意味着没有过渡是
在这个时钟观察。该电路不
测量的时钟信号的频率,它仅
检测到4 RXCK , 4 TXCK活性和
4 REFCK信号。
4.3.5时钟选择
在正常操作中,在时钟选择电路
选择所需的时钟信号,并确保
当前的光滑,无毛刺,过渡
时钟源和新的时钟源。
然而,如果当前时钟源处于非活动状态(即
没有时钟跳变) ,时钟选择电路必须
另一个时钟可以被用作前进行重置
参考。时钟选择电路,也可以通过写复位
1位的7
PLL参考控制
注册。
时钟源的活动可以使用进行校验网络版
时钟
活动
如在4.3.4 VERI网络阳离子注册说明
时钟的活动。
地址
寄存器1到4 ,
UTOPIA输入组
地址
寄存器1至4,
UTOPIA输出链接
地址
寄存器1到4 ,而
UTOPIA输出
组地址
寄存器1到4。
UTOPIA输入
LINK PHY启用
UTOPIA输出链接
PHY启用
寄存器用于使
PHY
地址
在UNI的链接。该
UTOPIA输入
集团PHY启用
注册和
乌托邦
输出组PHY启用
寄存器用于
使IMA组的PHY地址。
该MT90221端口使用握手信号
过程的数据流。细胞( SOC )的开端是
打上了UTOPIA SOC同步信号。该信号
是小区的网络连接第一个字节的传输过程中的活性。
52字节遵循的第一个网络字节的到来了
一个小区被解释为属于同一小区
并且相应地存储起来(注意, SOC的同步
这52个字节的加载过程中接收到的信号
被忽略)。
该细胞可用萨特斯线( CLAV )用于
传送给ATM控制器,如果MT90220
有空间的PHY的地址,这是一个细胞
轮询在先前周期。每当有
对于在格兰TX方向的细胞或准备在小区空间
在RX方向,所述TXClav和/或RXClav信号
将驱动高或低。当地址呢
不符合任何已启用的PHY地址内
该MT90220的TXClav和RXClav信号是
高阻抗模式。使用外部上拉的
下可能需要的适当的操作
Utopia总线。
但是应当指出的是,在第6位和第5
测试1
寄存器必须被设置为1的正常运行
在MPHY模式的RX乌托邦端口。
5.1 ATM输入端口
该UTOPIA接口输入时钟TXCLK是
独立于系统时钟的。乌托邦TXCLK
可高达25MHz 。进入的信元存储
直接在内部TX单元的RAM ,其中所述TX
UTOPIA的FIFO实现。
在TX字节时钟( TXCLK )可高达25 MHz和
检查对系统时钟。如果传入的
字节时钟频率低于1/128的
系统时钟的第2位
一般状态
注册
将被置位。该位由0覆盖它清除。
为UTOPIA输入单元格的所有IMA的总空间
团体和链接UNI模式58 58这些细胞
8乌托邦TX FIFO和4 TX之间共享
链接的FIFO 。每个TX UTOPIA的尺寸(长度)
FIFO是德网络通过写定义
TX FIFO乌托邦
长德网络nition
寄存器。的最大值为
5.0 UTOPIA接口操作
该MT90221支持UTOPIA L2模式电池
水平握手而已。每个端口可以被分配一个
地址范围从0到30的地址值
31是保留的,而不应被用于任何
MT90221端口。
每个IMA组,每个的TX和RX的通路
在UNI环节都有自己的PHY的地址。这些PHY
地址去连接定义的
UTOPIA输入链接
30

深圳市碧威特网络技术有限公司