
DM9102A
单芯片快速以太网NIC控制器
引脚说明
I =输入, O =输出, I / O =输入/输出, O / D =开漏, P =电源,
李=复位锁存输入, # =断言低
PCI总线和CardBus接口信号
PIN号
引脚名称
128QFP/128TQFP
113
INT #
I / O
/ D
描述
中断请求
这个信号将被置为低电平时,中断条件
如在CR5限定被设置,并在相应的屏蔽位
CR7没有设置。
系统复位
当此信号为低电平时, DM9102A执行
内部系统复位到其初始状态。
PCI系统时钟
PCI总线的时钟,提供给DM9102A定时有关
PCI总线事务。时钟频率范围达到
40MHz.
公交格兰特
该信号为低电平,表示DM9102A有
被授予总线的控制权由中央仲裁器。
总线请求
该DM9102A将断言此信号为低电平要求
总线的控制权。
电源管理事件。
漏极开路。低电平有效。该DM9102A驱动为低电平来
指示已发生电源管理事件。
初始化设备选择
在配置空间时,该信号为高电平
读/写访问。
周期框架
这个信号被拉低了DM9102A主模式
表示总线事务的开始和持续时间。
引发就绪
该信号为低电平时,主人准备
完成交易的当前数据段。数据
阶段完成任何时钟两个IRDY #和TRDY #
采样断言。
目标就绪
该信号为低电平时,目标是准备完成
该事务的当前数据段。在读,它
表示有效的数据为有效。在写,这
指示目标是准备接受数据。
设备选择
该DM9102A断言信号为低电平时,承认其
目标地址后, FRAME #为有效。作为总线主控,
该DM9102A将采样信号,这是保证其
7
114
RST #
I
115
PCICLK
I
117
GNT #
I
118
REQ #
O
119
PME #
/ D
3
IDSEL
I
21
FRAME #
I / O
23
IRDY #
I / O
24
TRDY #
I / O
26
DEVSEL #
I / O
最终科幻
版本: DM9102A - DS- F03
2000年8月28日