
AD9433
引脚功能描述
引脚数
1, 3, 4, 9, 11, 33, 34, 35, 38, 39, 40,
43, 48, 51
2, 5, 6, 10, 36, 37, 44, 47, 52
7
8
14
15–20, 25–30
13, 22, 23, 32
12, 21, 24, 31
41
42
助记符
GND
V
CC
ENCODE
ENCODE
OR
D11–D0
V
DD
DGND
DFS
SFDR模式
功能
模拟地
模拟电源( 5V)
编码时钟ADC-互补
编码时钟ADC-真(在上升沿采样ADC
ENCODE )
超出范围的输出
数字输出
数字输出电源( 3V)
数字输出地
数据格式选择。低= 2的补高=二进制;
花车低
CMOS控制销,使(SFDR MODE = 1) ,一个专用的
电路,可改善无杂散动态范围(SFDR)
在AD9433的性能。它在应用中是有用的,其中
该系统的动态范围是由离散的杂散不限
引起的ADC传输的非线性频率内容
功能。 SFDR MODE = 0时为正常运行;彩车低。
参考输入的ADC ( 2.5 V典型值)
内部基准电压( 2.5 V典型值) ;旁路0.1
F
to
地
模拟量输入,真
模拟输入补
45
46
49
50
VREFIN
VREFOUT
艾因
艾因
引脚配置
SFDR模式
VREFOUT
VREFIN
GND
GND
GND
52 51 50 49 48 47 46 45 44 43 42 41 40
GND
1
V
CC
GND
3
GND
4
V
CC 5
V
CC 6
ENCODE
ENCODE
7
8
2
GND
DFS
V
CC
V
CC
艾因
艾因
V
CC
销1
识别码
39
38
37
36
35
GND
GND
V
CC
V
CC
GND
GND
GND
V
DD
DGND
D0 ( LSB )
D1
D2
D3
AD9433BSQ
顶视图
(不按比例)
34
33
32
31
30
29
28
27
GND
9
V
CC 10
GND
11
DGND
12
V
DD
13
14 15 16 17 18 19 20 21 22 23 24 25 26
(MSB) D11
DGND
DGND
D10
OR
D5
D9
D8
D7
D6
V
DD
第0版
–5–
V
DD
D4