
NT68275
7
6
5
* PWM / INT
4
DBOUNCE
3
HPOL
2
1
0
VCO0
ROW
15
RGBF FBKGOP
列18
VPOL VCO1
OSD屏幕控制2
位7: RGBF
- 该位控制输出引脚, R,G , B和FBKG当OSD被禁用的行驶状态。
上电时,该位被清'0'和所有的R,G , B和FBKG引脚输出高阻抗的后
状态,而OSD被禁用。如果该位被设置为'1'时,R , G,B的输出引脚将驱动低, FBKG
引脚驱动高或低取决于FBKGOP (如果FBKGOP = 0 ,驱动高。如果FBKGOP = 1 ,驱动低),而OSD
被禁用。
第6位: FBKGOP
- 该位选择FBKG引脚的输出信号的极性。这个信号是低有效时
用户清除该位。否则,高电平有效设置此位。请参阅图5所示为FBKG输出时序。
缺省值是在上电后'1' 。
第5位: * PWM / INT
- 该位选择输出选项, PWM / INT引脚。该位,则PWM时钟输出
因为它被设置为'1'。否则,它会选择在INT选项。参见图5波纹管的INT输出时序。
缺省值是在上电后“0” 。
位4: DBOUNCE
- 该位是激活的水平和垂直扫描的反跳电路。这是为了防止从
当用户调整水平相位或垂直位置,OSD屏幕晃动。此位将是
上电后清零。
位3: HPOL
- 该位选择水平同步( HFLB引脚)的输入信号的极性。如果输入的同步信号
为负极性,用户必须清除该位。否则,设置该位为“1” ,接受正极性
信号。接通电源后,该位被清'0' ,它会接受负极性的同步信号。
第2位: VPOL
- 该位选择垂直同步( VFLB引脚)的输入信号的极性。如果输入的同步信号是
负极性,用户必须清除该位。否则,设置该位为“1” ,接受正极性信号。
接通电源后,该位被清'0' ,它会接受负极性的同步信号。
位1-0 : VCO1 / 0 -
这些位选择VCO的频率范围内,当用户设定的水平显示分辨率
灵活。这是与水平显示分辨率和用户必须设置控制寄存器在row15 /
column15正常。缺省值是VCO1 = 0 & VCO0 = 0上电状态后。关系
VCO1 / 0和显示设备之间的分辨率是文章:
TAB 6. P.R. (像素率) = HDR * 12 *频率
HFLB
部分
Freq1
Freq2
Freq3
Freq4
VCO1
0
0
1
1
VCO0 VCO频率。民
0
1
0
1
*6
*14
*29
*61
VCO频率。最大
*13
(最小/ HDR * 12 ) <
*28
*60
*120
兆赫
闵< P.R. <最大
频率
HFLB
<最大/ ( HDR * 12 )
单位
P.R.限制
HFLB频率。极限
如果没有信号在HFLB输入时,PLL将产生一个近似2.5兆赫的时钟,以确保适当的
IIC总线与其它的控制寄存器的操作。
19