
CDP1802A , CDP1802AC , CDP1802BC
机器周期时序波形
0
时钟
TPA
1
2
3
4
(传播延迟未显示)
5
6
7
0
1
(续)
2
3
4
5
6
7
0
城规会
机
周期
指令
周期n
循环第(n + 1)
FETCH ( S0 )
EXECUTE (S1)
MRD
N0 - N2
水利部
内存
产量
ALLOWABLE MEMORY ACCESS
数据
公共汽车
(注1 )
有效的输出
有效数据从输入设备
内存读周期
注1
用户生成的信号
存储器的写周期
“不关心”或内部延迟
高阻抗状态
N=9-F
图10.输入的周期时序波形
0
时钟
TPA
1
2
3
4
5
6
7
0
1
2
3
4
5
6
7
0
城规会
机
周期
指令
MRD
周期n
循环第(n + 1)
FETCH ( S0 )
EXECUTE (S1)
N0 - N2
N=1-9
ALLOWABLE MEMORY ACCESS
数据总线
ALLOWABLE MEMORY ACCESS
数据选通
( MRD
城规会
N)
(注1 )
内存读周期
注1
用户生成的信号
内存读周期
高阻抗状态
有效的输出
有效数据从内存中
“不关心”或内部延迟
图11.输出周期时序波形
3-15