
HC-5504B
原理图
(续)
逻辑门原理图
C2
GK
1
2
LOGIC BIAS
延迟
6
4
8
3
5
7
9
12
SH
16
10
13
11
15
TTL
TO
沙田市地段
TTL
TO
沙田市地段
TTL
TO
沙田市地段
TO
R
21
C
肖特基逻辑器件
14
接力
司机
A
B
C
B
A
沙田市地段
TO
TTL
沙田市地段
TO
TTL
RS
RC
PD
RD
SHD
GKD
过电压保护和纵
电流保护
SLIC的设备,结合外部保护
桥,能承受高电压雷击浪涌和
电源线交叉。
高电压浪涌条件如表1中特定网络连接编辑。
在SLIC将承受纵向电流达到一
最大或30毫安
RMS
, 15毫安
RMS
每腿,没有任何
性能下降。
参数
纵
浪涌
金属浪涌
表1中。
TEST
条件
为10μs上升/
1000μs秋季
为10μs上升/
1000μs秋季
T / GND
R / GND
50 / 60Hz的电流
T / GND
R / GND
11次
仅限于
10A
RMS
700 (塑料)
350 (陶瓷)
V
RMS
V
RMS
为10μs上升/
1000μs秋季
性能
(最大)
±1000
(塑胶)
±500
(陶瓷)
±1000
(塑胶)
±500
(陶瓷)
±1000
(塑胶)
±500
(陶瓷)
单位
V
PEAK
V
PEAK
V
PEAK
V
PEAK
V
PEAK
V
PEAK
Intersil所有半导体产品的制造,组装和测试下
ISO9000
质量体系CERTI网络阳离子。
Intersil的半导体产品仅出售描述。 Intersil公司保留在任何时间与 - 进行更改电路设计和/或特定网络阳离子权
出通知。因此,告诫读者,以验证数据表之前订货电流。 Intersil提供的信息被认为是准确和
可靠的。然而,承担任何责任由Intersil或其子公司供其使用;也不对第三方专利或其他权利的任何侵犯,可能导致
从它的使用。没有获发牌照以暗示或以其他方式Intersil公司或其子公司的任何专利或专利权。
关于Intersil公司及其产品的信息,请参阅网站
http://www.intersil.com
58