添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1185页 > AD7788BRM > AD7788BRM PDF资料 > AD7788BRM PDF资料2第6页
AD7788/AD7789
时序特性
1, 2
表4 (Ⅴ
DD
= 2.5 V至5.25 V ( AD7788B和AD7789 ) ,V
DD
= 2.7 V至5.25 V ( AD7788A ) ; GND = 0 V , REFIN ( + ) = 2.5 V ,
REFIN ( - ) = GND ,输入逻辑0 = 0 V ,输入逻辑1 = V
DD
除非另有说明)。
参数
t
3
t
4
读操作
t
1
在T限制
, T
最大
(B版)
100
100
0
60
80
0
60
80
10
80
100
10
0
30
25
0
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最大值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
条件/评论
SCLK高脉冲宽度
SCLK低脉冲宽度
CS下降沿到DOUT / RDY活动时间
V
DD
= 4.75 V至5.25 V
V
DD
= 2.7 V至3.6 V
SCLK有效沿到数据有效延迟
4
V
DD
= 4.75 V至5.25 V
V
DD
= 2.7 V至3.6 V
CS无效沿后的总线释放时间
SCLK无效沿到CS无效沿
SCLK无效沿到DOUT / RDY高
CS下降沿到SCLK有效沿建立时间
4
数据有效到SCLK边沿的建立时间
数据有效到SCLK边沿保持时间
CS上升沿到SCLK沿保持时间
t
23
t
55, 6
t
6
t
7
写操作
t
8
t
9
t
10
t
11
1
2
在初次发布期间样品测试,以确保合规性。所有输入信号均采用t指定
R
= t
F
= 5纳秒(10% 90 %的V
DD
),并定时从1.6 V的电压电平
参见图3和图4所示。
3
这些数字是测定图2的负载电路,并根据需要定义为跨越V中的输出时间
OL
或V
OH
极限。
4
SCLK有效边沿SCLK下降沿边缘。
5
这些数字是从所采取的数据输出来改变0.5V的所测量的时间推导的时装入图2的电路测量的数目是再
外推回除去的充电或放电的50 pF电容的影响。这意味着,在时序特性所给出的时间是真正的公交车
放弃部分的时间,并因此,不依赖于外部总线负载电容。
6
RDY
返回后, ADC的读高。在单次转换模式和连续转换模式,相同的数据可以被再次读取,如果需要的话,同时RDY为高电平,
但应注意,以确保后续读取不发生接近下一次输出更新。在连续读取模式下,所述数字字可以读
只有一次。
第0版|第20页6

深圳市碧威特网络技术有限公司