添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符O型号页 > 首字符O的型号第141页 > OX16PCI954 > OX16PCI954 PDF资料 > OX16PCI954 PDF资料4第61页
牛津半导体有限公司
OX16PCI954
13 AC ê
LECTRICAL
C
极特
13.1 PCI总线
时序为PCI引脚符合的5.0伏的信号环境PCI规格。
13.2本地总线
默认情况下,本地总线控制信号改变状态的循环立即基准周期下,用偏移
为建立和保持时间在英特尔模式常用外设。下表显示了这些默认值;然而,每一个
这些可以被增加或减少的PCI时钟周期的数目,通过调节在寄存器LT1和LT2的参数。
符号
t
REF
t
za
t
ARD
t
zrcs1
t
zrcs2
t
CSRD
t
RDCS
t
zrd1
t
zrd2
t
DRD
t
zd1
t
zd2
t
sd
t
hd
参数
IRDY #降至引用LBCLK
参考LBCLK到地址有效
地址有效到LBRD #掉落
参考LBCLK到LBCS #掉落
参考LBCLK到LBCS #上涨
LBCS #降至LBRD #掉落
LBRD #上升到LBCS #上涨
参考LBCLK到LBRD #掉落
参考LBCLK到LBRD #上涨
数据总线浮动LBRD #掉落
参考LBCLK到数据总线浮在读的开始
交易
参考LBCLK到数据总线上的结束推动OX16PCI954
读事务
数据总线有效到LBRD #上涨
数据总线后LBRD #有效上升
表42 :英特尔型本地总线读操作
最大
单位
名义上, 2个PCI时钟周期
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
待定
待定
待定
待定
ns
ns
ns
符号
t
REF
t
za
t
AWR
t
zwcs1
t
zwcs2
t
CSWR
t
世界无线电通信大会
t
zwr1
t
zwr2
t
ZDV
t
ZDF
t
WRDI
参数
IRDY #降至引用LBCLK
参考LBCLK到地址有效
地址有效到LBWR #掉落
参考LBCLK到LBCS #掉落
参考LBCLK到LBCS #上涨
LBCS #降至LBWR #掉落
LBWR #上升到LBCS #上涨
参考LBCLK到LBWR #掉落
参考LBCLK到LBWR #上涨
参考LBCLK到数据总线有效
参考LBCLK到数据总线高阻
LBWR #上升到数据总线无效
表43 :写操作英特尔型本地总线
最大
单位
名义上, 2个PCI时钟周期
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
待定
待定
ns
数据表修订版1.3
第61页

深圳市碧威特网络技术有限公司