位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1760页 > AT17C020A-10JC > AT17C020A-10JC PDF资料 > AT17C020A-10JC PDF资料1第5页

AT17C/LV020A
销刀豆网络gurations
20
PLCC
针
2
4
名字
数据
DCLK
I / O
I / O
I / O
描述
三态数据输出的配置。集电极开路双向引脚进行编程。
时钟输出和时钟输入。在DCLK的上升沿递增内部地址计数器,并提交
数据到DATA引脚的下位。该计数器仅当OE输入保持高的NCS输入
保持为低,并且所有的配置数据还没有被传输到目标设备(否则,由于
主设备中, DCLK引脚驱动低) 。
输出使能(高电平有效)和复位(低电平有效) ,当SER_EN为高。低逻辑电平复位
地址计数器。高逻辑电平(与NCS低)实现了数据,并允许地址计数器
算。在该模式下,如果该引脚为低电平(复位) ,内部振荡器将变得无效, DCLK驱动低。
该输入的逻辑极性是可编程的,并且必须被编程高电平有效(RESET低电平有效)
通过编程的Altera应用过程中用户。
片选输入端(低电平有效) 。低输入(与OE高)允许DCLK递增地址计数器
并允许数据来驱动的。如果AT17A系列复位与NCS低电平时,器件初始化为第一
(和主)设备的菊花链。如果AT17A系列复位与NCS高,设备初始化为
随后AT17A系列器件的产业链。
接地引脚。 A 0.2 μF去耦电容应放置在VCC和GND引脚之间。
O
选择级联输出(低电平有效) 。该输出变低时,地址计数器已达到其
最大值。在菊花链AT17A系列设备,一台设备的nCASC引脚通常是
连接到下一个器件的链中的NCS输入引脚,其允许DCLK从主
配置为时钟数据从一个后续AT17A系列器件链中。
设备的选择输入, A2 。这是用于使能(或选择),在编程过程中的设备, (例如,当
SER_EN低;请参阅“编程规范”应用指南详细介绍) 。
集电极开路复位状态指示灯。在上电期间复位低电平,释放(三态)时,
电完成。 (如果使用推荐该引脚上的4.7 kΩ的上拉) 。
串行能必须在FPGA装车作业举办高。把SER_EN低,使
2线串行编程模式。
+ 3.3V / + 5V电源引脚
8
OE
I
9
NCS
I
10
12
GND
nCASC
A2
15
18
20
准备
SER_EN
VCC
I
O
I
绝对最大额定值*
工作温度.................................. -55 ° C至+ 125°C
存储温度..................................... -65 ° C至+ 150°C
任何引脚电压
相对于地面..............................- 0.1V至V
CC
+0.5V
电源电压(V
CC
) .........................................- 0.5V至+ 7.0V
最大焊接温度。 ( 10秒@ 1/16 ) .............. 260℃
ESD (R
ZAP
= 1.5K ,C
ZAP
= 100 pF的) ................................ 2000V
*注意:
强调超越上述绝对马克西上市
妈妈额定值可能会造成永久性损坏
装置。这些仅仅是极限参数和功能
该设备在这些或任何其他条件的操作
超越那些在工作条件列出系统蒸发散
是不是暗示。暴露在绝对最大
的条件下使用较长时间
可能会影响器件的可靠性。
5
本站由ICminer.com电子图书馆服务版权所有2003